电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BJA000118DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571BJA000118DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BJA000118DGR - - 点击查看 点击购买

571BJA000118DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BJA000118DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
今日直播:TI Matter 解决方案助力智能家居创新
666584 直播主题 TI Matter 解决方案助力智能家居创新 直播时间 今天上午10:00-11:00 前往直播>>> 内容简介 近日,CSA 连接标准联盟及其成员正式发布了 Matter 1.0 ......
EEWORLD社区 综合技术交流
多年的积分兑换了个表
666570 666569 666568 ...
dql2016 聊聊、笑笑、闹闹
e络盟限时福利|《e选》-------晒单
在e络盟上下单了两个开发板,一个VL53L5CX模块,一个X-NUCLEO-IHM07M1,价格见下图,但是价格是还要加13%的税。但是价格总的来说还是要比其他平台便宜不少。 666571 下面是收到的板子。VL ......
lb8820265 综合技术交流
请教电容充放电问题和并联电容问题
各位老师,请教2个问题 下面的的电路中,C1通过电阻R10充电到15V,但是放电的通路都是关闭的,那么C1是如何放电的呢? 另外, 电源线并接的4个电容470uF,将近2000uF的容量,这个容量 ......
Aguilera 电源技术
[ ST NUCLEO-U575ZI-Q 测评] 分享GPDMA资料
准备用uart_dma,需要用到GPDMA,下载了英文的文档。翻译了一下,这里给大家分享一下: 666615 666614 ...
lugl4313820 stm32/stm8
树莓派官方手册2023
666617 探索树莓派的真正潜力与新的,官方手册2023年。超过200页的惊人的项目,有趣的教程,实用指南,和明确的评论,它有一切你需要掌握树莓派! 官方树莓派内部手册2023 QuickSt ......
dcexpert MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2560  2022  1833  979  1303  28  16  40  29  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved