电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BJA000107DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571BJA000107DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BJA000107DGR - - 点击查看 点击购买

571BJA000107DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BJA000107DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
别人在拼多多上买到的无线耳机
{:1_131:}...
PowerAnts 聊聊、笑笑、闹闹
请推荐一颗低功耗的3.3V的IC,输入6.4V,输出3.3V,输出电流20MA就够了,功耗越低...
请推荐一颗低功耗的3.3V的IC,输入6.4V,输出3.3V,输出电流20MA就够了,功耗越低越好,谢谢! ...
weihuang 模拟与混合信号
单片机程序
各位: 大家好,N久没有和大家见面了,由于生活所迫,以前计算机,现在单片机了,哈哈……………… 废话少说,其程序原代码如下: # include sbit P17 = P3^7;//端口定义 sbit P18 = P3^ ......
zwhvictory 嵌入式系统
我的evc4.0编译提示fatal error LNK1181: cannot open input file 'commctrl.lib
如题谁帮我下啊...
xieyuanbin 嵌入式系统
不错,刚注册账号
需要下载点东西,进来看看!!!...
cj_shenyuan 聊聊、笑笑、闹闹
设计实例:流水线加法器的实现
同步时序机的最短时钟周期是时序机性能的一个重要的指标。它受到通过 机器组合逻辑的传播延时的限制。同步机的吞吐率就是数据输入机器和由机器 产生数据的速率.... 作为一种能够提高电路性 ......
呱呱 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1161  1265  2554  1755  1304  42  5  26  34  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved