电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BGA000107DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571BGA000107DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BGA000107DGR - - 点击查看 点击购买

571BGA000107DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BGA000107DGR规格参数

参数名称属性值
是否Rohs认证符合
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
c语言使用二叉树解析多项式并求值
主要实现解析多项式数据计算,如果有需求做基于单片机的简单计算器,那么是足够了。 482345 #include <stdio.h> #include <string.h> #include <stdlib.h> #include < ......
liu583685 stm32/stm8
这个UCos啊
这个uCOS 让我倍受打击 之前还能勉强用 到现在 却越到后面越让人伤神 移植一个GUI 却让我哭笑不得~~~ 得加吧劲啊 ~~~...
Yehhon 实时操作系统RTOS
高手请进,求最大公约数的VHDL语言程序!
求最大公约数的VHDL语言程序! 急,谢谢!!...
matin FPGA/CPLD
问些简单的问题
一片fpga可不可以做成两部分无联系的块,比如做一个nios的核,再做一块组合逻辑的电路,两者同时存在可以吗,如果可以是不是必须共时钟?...
cafppla FPGA/CPLD
STM32F107VC金龙开发板 第十章 金龙107——SD卡(SPI)
第十章 金龙107——SD卡(SPI) 10.1 SD card: SD 卡(Secure Digital Memory Card)中文翻译为安全数码卡,它是在 MMC 的基础上发展而来,是一种基于半导体快闪记忆器的新一代记忆设备 ......
旺宝电子 stm32/stm8
TI RS-485 十大设计技巧
是否经常遇到这样的问题:在使用 RS-485 进行设计时,是否有一些技巧或诀窍需要掌握?下面总结了使用 RS-485 时需要记住的一系列综合而全面的重要准则。http://www.deyisupport.com/resized-ima ......
maylove 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1809  755  2169  1802  1039  51  19  29  9  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved