电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552EC000579DGR

产品描述Oscillator, 10MHz Min, 945MHz Max, 29.5MHz Nom
产品类别无源元件   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552EC000579DGR在线购买

供应商 器件名称 价格 最低购买 库存  
552EC000579DGR - - 点击查看 点击购买

552EC000579DGR概述

Oscillator, 10MHz Min, 945MHz Max, 29.5MHz Nom

552EC000579DGR规格参数

参数名称属性值
是否Rohs认证符合
Objectid113806715
Reach Compliance Codecompliant
JESD-609代码e4
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率29.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
认证状态Not Qualified
最大压摆率130 mA
标称供电电压2.5 V
表面贴装YES
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
晒晒收到的礼物
哈哈 今晚陪我女友做作业,呜呜我一个做电子的还着画室内设计图,顺便亮一下今天收到的礼物挺精美 很漂亮哦!声音效果不错呢 背影也不错哦 漂亮的侧面 哈哈 不错吧!没拿到的朋友加 ......
mlyxlpk007 嵌入式系统
一份入门级保姆级别的终极PCB好资料
在下载中心发现一份很不错的资料。入门必备呀~老工程师也可以收一份,详细列了各种功能的介绍和使用方法。总有记不清的时候,就可以翻开来查查 https://download.eeworld.com.cn/detail/falw ......
木犯001号 PCB设计
zigbee 能否实现类似FM的一发多收功能
想用纯单工发,多客户端收,不想用组网的方式,求助 1.能否实现 2.大概的实现思路 谢谢!...
olc 无线连接
高精度6轴惯性导航模块如何编程?
高精度6轴惯性导航模块如何基于拉普兰德3.3库下K60编程,这个真心不会弄啊????????:Sad: ...
ziyuyu 电子竞赛
免费申请:瑞萨电子100套MCU开发套件等你来抢!
6月9日,瑞萨电子R7F0C80212 重磅来袭,100套开发套件等你来抢,你准备好了么? 仅需几分钟,轻松2步,即有机会将瑞萨电子MCU开发套件(R7F0C80212目标板&EZ-Cube片上调试仿真器)收入囊中, ......
EEWORLD社区 瑞萨MCU/MPU
年终总结——从受教者到施教者的转变
本帖最后由 sjl2001 于 2016-12-15 17:57 编辑 2016年说没就没,回顾这一年,1月份论文送审,满怀期待,3月不负众望AB的结果让我惊喜,信心爆棚。之后的4个月,我为我当初的不淡定付出了 ......
sjl2001 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 395  558  2836  2287  1935  55  37  14  40  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved