电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FBC001409DG

产品描述OSC XO 156.2500MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570FBC001409DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FBC001409DG - - 点击查看 点击购买

570FBC001409DG概述

OSC XO 156.2500MHZ LVDS SMD

570FBC001409DG规格参数

参数名称属性值
类型XO(标准)
频率156.25MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
EEWORLD大学堂----Verilog HDL设计与实战
Verilog HDL设计与实战:https://training.eeworld.com.cn/course/4686《Verilog HDL设计与实战》分为四个部分:ModelSim仿真工具与QuartusⅡ开发工具的基本操作、VerilogHDL的语法介绍、FPGA实 ......
老白菜 FPGA/CPLD
请教关于WINCE4.2下无线网卡的应用
我希望在2440开发板上使用USB无线网卡,已将设备驱动程序的.dll文件复制到Wince的Windows目录下,开机启动系统插入网卡后,系统检测到设备,在弹出对话框中正确输入了dll名称,无出错信息,但是也没有 ......
joy.zhou 嵌入式系统
EEWORLD大学堂----开关电源课程
开关电源课程:https://training.eeworld.com.cn/course/4365This is the introduction video to my video tutorial series on the design of power converter circuits. Later episodes will b ......
老白菜 电源技术
保护您的 IP 核 - 第一部分 软IP核,第三章:硬件设计的混淆
保护您的 IP 核 - 第一部分 软IP核,第三章:硬件设计的混淆 硬件混淆是一种通过修改电子硬件的描述或结构以故意隐藏其功能的技术,这使得逆向工程变得更加困难。换句话说,硬件混淆会以 ......
modemdesign 综合技术交流
解决warning: environment variable 'STAGING_DIR' not defined
wateras@wateras-virtual-machine:~/curtest$ make mipsel-openwrt-linux-gcc -g -Wall -c main.c mipsel-openwrt-linux-uclibc-gcc.bin: warning: environment variable 'STAGING_DIR' ......
wateras1 无线连接
请问gprs评估板与gprs modem有什么区别?
请问gprs评估板(比如mc39i评估板)与gprs modem(内置mc39i模块)有什么区别,还是一样的?两者在用于开发方面有什么不同吗?都可以用于linux下开发吗?...
lcq_0016 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1487  393  2889  2679  1539  16  20  17  32  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved