电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FBC000115DG

产品描述OSC XO 125.0000MHZ LVDS SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FBC000115DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FBC000115DG - - 点击查看 点击购买

570FBC000115DG概述

OSC XO 125.0000MHZ LVDS SMD

570FBC000115DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-8
Reach Compliance Codecompliant
Is SamacsysN
其他特性ENABLE/DISABLE FUNCTION; TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性100%
制造商序列号SI570
安装特点SURFACE MOUNT
端子数量8
最大工作频率280 MHz
最小工作频率10 MHz
标称工作频率280 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
物理尺寸7.0mm x 5.0mm x 1.85mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率108 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【摆擂】穷人的MAX7219 7279
2月的时候 在网上看到了一个帖子,名为“穷人的MAX7219 7279”,当时觉得不错,于是联系作者,问可不可以到咱们坛子来分享下, 这是6月时候,作者的回复“在外国的资料上我们看到一种坦诚和底 ......
soso 单片机
继电器干扰问题
苦恼死了,大家快来帮帮我吧,呜呜呜!我最近开发一个产品用到继电器来做通断电器,可打开继电器时带来的火花干扰不知道怎么处理!导致MCU复位!...
xiaoya 综合技术交流
元器件储存期到底是如何计算的?
我们先来用下图了解一下元器件的分类: 有关元器件储存期的定义: 储存期ts:元器件从生产完成并检验合格后至装机前在一定的环境条件下存放的时间。 有效储存期tvS:一定质量等级的 ......
火辣西米秀 模拟与混合信号
mifare卡读写器开发心得『转』
坛子里好像越来越多的人对此产生了兴趣。我最初的读卡器是用CM200开发的,硬件开发没有什么特别的,CM200内部带地址锁存,接口很方便,其它的按照datasheet照搬就行了。关键是天线板的设计,尺 ......
tmily 无线连接
两个小问题,散分了~
1. 用硬件定时器编写程序,设置时、分、秒定时器,分别对应的地址为:4000H、4002H、4004H,晶振频率为12MHZ(用8096编写) 2.C08__2 MODULE MAIN $INCLUDE(8096.INT) PORT EQU ......
zhanqianwen 嵌入式系统
【FPGA入门到实战】Xilinx ise开发工具生成FIFO ip仿真和时序讲解 源码&答疑
【FPGA入门到实战】Xilinx ise开发工具生成FIFO ip仿真和时序讲解; 学员对视频里的知识点不理解的可以在论坛里提出问题,我们老师会给大家答疑! 源码: ...
尤老师 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1171  1986  2321  1181  2859  18  15  2  47  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved