电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570CBC000152DG

产品描述OSC XO 44.7360MHZ CMOS SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570CBC000152DG在线购买

供应商 器件名称 价格 最低购买 库存  
570CBC000152DG - - 点击查看 点击购买

570CBC000152DG概述

OSC XO 44.7360MHZ CMOS SMD

570CBC000152DG规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率160 MHz
最小工作频率10 MHz
标称工作频率160 MHz
最高工作温度85 °C
最低工作温度-40 °C
最大输出低电流32 mA
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率98 mA
标称供电电压3.3 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
惠普上海电子工程师招聘
我也不知道惠普的HR的电话为啥打给我。接着来了个邮件,坛子里的GGJJ们看一下,真有兴趣或者正好有这方面需求的的就联系下这个MM。(并非招聘广告哦,没兴趣的就路过好了哦)212129 21 ......
huaiqiao 求职招聘
国产FPGA高云GW1N-4系列开发板测评之——步进电机控制(初版)
没怎么玩过步进电机,想做一个步进电机控制升降装置,先搭建一个模型试试吧。首先来学习一下步进电机的基础知识。 选了比较常用的5线4相步进电机28BYJ48示意图如下: 583878 驱动方式 ......
打破传统 国产芯片交流
stm32中PWM实验的时钟原频率到底是哪个
图中这个计算周期频率的时候,用的时钟原频率为什么是84而不是42,用的是TIM14,而时钟图上TIM14挂载在APB1上,APB1的最大时钟频率为42,为什么计算的时候不用42? ...
shijizai stm32/stm8
CE如何禁止activeSync弹出对话框
如题...
pxjinxing 嵌入式系统
【雷柏V10RGB幻彩背光游戏鼠标硬垫拆解评测】先拆为敬
本帖最后由 北方 于 2021-12-9 11:07 编辑 1. 概述 基于无线充电的应用和开发现在进入成熟期,对应的方案可以应用再非常多的场景。这次拆解的就是和鼠标垫结合的场景。经过初步拆解,其 ......
北方 机器人开发
一次通过的物理综合流程的设计实例
一次通过的物理综合流程的设计实例...
feifei 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2864  2172  2338  1055  2079  36  30  4  31  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved