电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ABC000106DG

产品描述OSC XO 155.5200MHZ LVPECL SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ABC000106DG在线购买

供应商 器件名称 价格 最低购买 库存  
570ABC000106DG - - 点击查看 点击购买

570ABC000106DG概述

OSC XO 155.5200MHZ LVPECL SMD

570ABC000106DG规格参数

参数名称属性值
类型XO(标准)
频率155.52MHz
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
关于TimerA的一个应用
想用TimerA测频。 可是,高度的时候发现,程序一直在对TAIV进行判断。 而且,进入TAIV的时候,TAR并没有到达溢出值呀。 非常困惑。求大神解答。 void main(void){ WDTCTL = WDTPW + WDT ......
YoungLeo 微控制器 MCU
求解决方案
MPU6050陀螺仪模块怎么接51单片机 ...
斐尔蓉 创意市集
LM339比较器使用
设计时遇到一个电压比较电路,需要比较8v和12v两个电压,如图接线的话,电路途中vcc电压值要比“+”端电压大么? 输出要弄为3.3v,vcc接3.3v电压可行么? 请问有用到过5v转8v的新片么,谁能提 ......
wj1478 模拟电子
如何在linux中嵌入应用程序?
谁能提供一些学习在Linux操作系统中嵌入 操作程序的例子或者学习视频?...
xxt2432443 Linux开发
求助:毕业设计,单片机控制步进电机的正转反转实现电路版的自动腐蚀
本帖最后由 paulhyde 于 2014-9-15 09:04 编辑 :'( 兄弟们,帮帮忙 本帖最后由 open82977352 于 2010-1-31 08:22 编辑 ] ...
04616115 电子竞赛
基于2.6.19内核的小型Linux系统制作与移植
摘要: 介绍了如何制作一个基于Linux2.6.19内核的小型Linux系统,并将其移植到S3C2410开发板上。内容包括引导程序、2.6.19内核、根文件系统的修改、配置、编译、移植等。 关键词: Linux2.6.19 ......
呱呱 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2268  1931  824  176  968  9  17  44  41  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved