电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534GB000581DG

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534GB000581DG在线购买

供应商 器件名称 价格 最低购买 库存  
534GB000581DG - - 点击查看 点击购买

534GB000581DG概述

QUAD FREQUENCY XO, OE PIN 2

534GB000581DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 110MHz
频率 - 输出 220MHz
频率 - 输出 340MHz
频率 - 输出 450MHz
功能启用/禁用
输出CMOS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
毛刺和同步设计
u组合逻辑的毛刺通常总是存在,难于甚至无法消除 u毛刺只有在异步设计中(连接到时钟、异步复位、锁存器的使能端)才存在问题 u在同步设计中,由于寄存器在时钟沿才会动作,只要能满足 ......
eeleader FPGA/CPLD
你知道放大镜台灯那个小凸透镜的正反面方向么?[技术知识帖]
你知道放大镜台灯那个小凸透镜的正反面方向么? 那个小凸透明是平凸透镜,一面几乎是平的,一面是凸的,那么,凸的一面是应该朝上插还是朝下呢? 我现在是知道了,那么你知道么?说说为什么 ......
wangfuchong 聊聊、笑笑、闹闹
MSP430时钟设置及应用总结
在MSP430单片机中,一个时钟周期 = MCLK晶振的倒数。如果MCLK是8MHz,则一个时钟周期为1/8us。 一个机器周期 = 一个时钟周期,即430每个动作都能完成一个基本操作。 一个指令周期 = 1~6个机器 ......
fish001 微控制器 MCU
stm32启用usb后的最低功耗问题?
usb工作时系统时钟至少要配置为48MHz, 那是不是说cpu正常运行时功耗在12mA左右? 这个电流对我的应用太大了,我不需要太快的系统时钟,8MHz就足够了,可不可能在降低功耗,特向大家请教! 要不然 ......
zhaohepi stm32/stm8
EEWORLD大学堂----LDO用作纹波抑制器
LDO用作纹波抑制器:https://training.eeworld.com.cn/course/4377如果您的应用需要无纹波和噪声的电源电压,则可能需要使用LDO作为电压调节器。 但是,LDO如何消除输入电源轨上的纹波和噪声? ......
通通 聊聊、笑笑、闹闹
EEWORLD大学堂----PLC编程入门视频教程
PLC编程入门视频教程:https://training.eeworld.com.cn/course/5557PLC简单介绍,了解PLC,PLC基本指令,计时器、计数器、存储器,实战讲解...
Lemontree 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2073  2208  1830  2001  1622  35  46  5  40  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved