电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

598ACC000199DG

产品描述OSC XO 40.0000MHZ LVPECL SMD
产品类别无源元件   
文件大小550KB,共27页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

598ACC000199DG在线购买

供应商 器件名称 价格 最低购买 库存  
598ACC000199DG - - 点击查看 点击购买

598ACC000199DG概述

OSC XO 40.0000MHZ LVPECL SMD

598ACC000199DG规格参数

参数名称属性值
类型XO(标准)
频率40MHz
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 21.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.1 6/18
Copyright © 2018 by Silicon Laboratories
Si598/Si599
大家帮我看看为什么我的定时器0不产生中断呢,不产生中断我的电磁阀和水泵一直关不...
大家帮我看看为什么我的定时器0不产生中断呢,不产生中断我的电磁阀和水泵一直关不掉 ...
maxiaoling 51单片机
PCB设计经验(1)——布局基本要领
来源:百度文库在设计中,布局是一个重要的环节。布局结果的好坏将直接影响布线的效果,因此可以这样认为,合理的布局是PCB设计成功的第一步。 尤其是预布局,是思考整个电路板,信号流向、散 ......
ohahaha PCB设计
華為公司電路板(PCB)設計規範
華為公司電路板(PCB)設計規範...
hwan67 PCB设计
单片机系统设计之初要考虑的EMC建议,总结的好
本文主要参考自《MICROCONTROLLER DESIGN GUIDELINES FOR ELECTROMAGNETIC COMPATIBILITY》, 此文虽然写在多年前,不过有很多很现实的参考意义。另外别的IC厂商也有很多的参考文档,如 ......
qwqwqw2088 模拟与混合信号
请教坛友分享: 如何将IAR和Keil下的例程,改成GCC编译器的示例工程 ?
今天微信上有坛子里的工程师: 国民技术那边的技术帮忙给一个 基于GCC编译器的示例工程 ?他们官方 demo中只有 IAR 和 KEIL 的 不太了解我的内心想:“这个网友是不是很懒?” ......
nmg 国产芯片交流
求助ccs
附件 Image00000.bmp (447.12 KB) 2008-2-25 12:30 ......
zhao123ou DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1615  290  2799  1827  1710  59  47  37  11  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved