电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVTH574PW,118

产品描述IC FF D-TYPE SNGL 8BIT 20TSSOP
产品类别逻辑    逻辑   
文件大小133KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74LVTH574PW,118概述

IC FF D-TYPE SNGL 8BIT 20TSSOP

74LVTH574PW,118规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP2
包装说明TSSOP, TSSOP20,.25
针数20
制造商包装代码SOT360-1
Reach Compliance Codecompliant
系列LVT
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度6.5 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大频率@ Nom-Sup150000000 Hz
最大I(ol)0.064 A
湿度敏感等级1
位数8
功能数量1
端口数量2
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup5.9 ns
传播延迟(tpd)6.6 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度4.4 mm

文档预览

下载PDF文档
74LVT574; 74LVTH574
3.3 V octal D-type flip-flop; 3-state
Rev. 7 — 22 November 2011
Product data sheet
1. General description
The 74LVT574; 74LVTH574 is a high-performance product designed for V
CC
operation at
3.3 V.
This device is an 8-bit, edge triggered register coupled to eight 3-state output buffers. The
two sections of the device are controlled independently by the clock (pin CP) and output
enable (pin OE) control gates. The state of each Dn input (one setup time before the
LOW-to-HIGH clock transition) is transferred to the corresponding flip-flops Qn output.
The 3-state output buffers are designed to drive heavily loaded 3-state buses, MOS
memories, or MOS microprocessors.
The active LOW output enable (pin OE) controls all eight 3-state buffers independent of
the clock operation.
When pin OE is LOW, the stored data appears at the outputs. When pin OE is HIGH, the
outputs are in the high-impedance OFF-state, which means they will neither drive nor load
the bus.
2. Features and benefits
Inputs and outputs arranged for easy interfacing to microprocessors
3-state outputs for bus interfacing
Common output enable control
TTL input and output switching levels
Input and output interface capability to systems at 5 V supply
Bus hold data inputs eliminate need for external pull-up resistors to hold unused inputs
Live insertion and extraction permitted
No bus current loading when output is tied to 5 V bus
Power-up reset
Power-up 3-state
Latch-up protection
JESD78 class II exceeds 500 mA
ESD protection:
HBM JESD22-A114E exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Specified from
40 C
to +85
C
STM8S105K4TIM2应用的问题
这样配置: TIM2_PSCR |= TIM2_Prescaler; TIM2_CNTRH = (INT8U)(TIM2_Period >> 8); TIM2_CNTRL = (INT8U)(TIM2_Period); /* Set the Autoreload value */ TIM2_ARRH = (INT ......
lj1978 stm32/stm8
【FPGA入门到实战】手把手讲解异步FIFO内部原理2; 源码&答疑
【FPGA入门到实战】手把手讲解异步FIFO内部原理2; 学员对视频里的知识点不理解的可以在论坛里提出问题,我们老师会给大家答疑! 源码: ...
尤老师 FPGA/CPLD
现在考注册电气工程师有用吗
想考,听说有用,如果有用的话还是值得一试的。谁知道帮忙解答一下吧 ...
wanghlady 聊聊、笑笑、闹闹
Multisim电路系统设计与仿真教程
《Multisim电路系统设计与仿真教程》结合大量的实例,由浅入深地介绍了利用Multisim 14软件的基本操作、高级功能、元件库、各类仪表以及进行电路设计与仿真的方法,并对音频功率放大器、正负电 ......
arui1999 下载中心专版
tft编程
两款不同的TFT彩屏,根据一个彩屏的程序如何使用另一个彩屏,大神能不能说一下大体步骤?多谢!!!!!!!!...
1083228869 微控制器 MCU
应用于手机的TD-SCDMA无线芯片集框图
中国对3G蜂窝电话的选择是TD-SCDMA系统。本文列出了一个详细的手机收发信机框图,其中,MAX2361作为发射机集成电路,MAX2291作为功率放大器(PA),MAX2388和MAX2309构成接收器,一个VCO缓冲放大 ......
JasonYoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1639  1931  814  368  36  5  29  41  52  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved