电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ECB000103DGR

产品描述OSC XO 155.5200MHZ LVPECL SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ECB000103DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570ECB000103DGR - - 点击查看 点击购买

570ECB000103DGR概述

OSC XO 155.5200MHZ LVPECL SMD

570ECB000103DGR规格参数

参数名称属性值
类型XO(标准)
频率155.52MHz
功能启用/禁用(可编程)
输出LVPECL
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
求助一款器件的型号
为了做东西,把一个触摸开关的台灯给拆开了,里面的电路是一个SGL8022W可以产生不同占空比的方波,电路中SGL8022W的输出端串联一个电阻。电阻输出接一个长的跟贴片三极管一样的芯片的一个引脚, ......
小浅白白 模拟电子
pcb打样时应该注意些什么?
413165能够应用和生产,继而成为一个正式的有效的产品才是PCB layout最终目的,layout的工作才算告一个段落。那么在layout的时候,应该注意哪些常规的要点,才能使自己画的文件有效符合一般PCB ......
ohahaha PCB设计
求助:printf函数问题
发现在2812平台上,无论是用simulator还是emulator,使用printf和printf都没有作用,没有输出。请问这是什么原因? 是不是要添加一些库文件,还是仿真时不支持这两个函数? 忘达人指点,谢谢!...
coxfox 模拟与混合信号
关于pwm问题
pwm实验里,调整占空比,如图中led0pwmval值从0变到301,301变到0,为什么这样?不是应该输入一个固定的值表示吗?:puzzle: ...
1303234257 stm32/stm8
playsound1
我用visual stdio 的template建了个pda的os project 在这个project下面加了个 用于播放wave file的subproject 可以通过build 但是运行这个subproject的时候没有反应 没有任何声音播放 (我 ......
xuxiumei1987 嵌入式系统
吉时利增强了S530参数测试系统的测量功能(转)
吉时利仪器公司增强半导体行业性价比最高的高速生产参数测试方案——S530参数测试系统的功能。由于有吉时利测试环境软件(KTE V5.4)的支持,S530目前配置为48引脚全Kelvin开关以及脉冲发生、 ......
Jack_ma 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 15  2686  86  2177  117  34  24  32  1  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved