电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BCB001596DGR

产品描述OSC XO 250.0000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570BCB001596DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570BCB001596DGR - - 点击查看 点击购买

570BCB001596DGR概述

OSC XO 250.0000MHZ LVDS SMD

570BCB001596DGR规格参数

参数名称属性值
类型XO(标准)
频率250MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
昨天做梦,梦到了“尖叫10秒”~~
昨天做梦,梦到了和小志去玩“尖叫十秒”的游戏,具体不知道是啥,只知道从外面看,就像荡秋千的那种感觉。 结果一问,国产180 进口500多 一掏兜,只有100,跟那个大婶讨价没成功,于是悻 ......
soso 聊聊、笑笑、闹闹
WinCE 6.0中有关内存映射交换区大小的问题?
最近写了个程序,用的是内存映射,在WinCE5.0中运行蛮顺畅的,速度也挺快,但是到了WinCE6.0中好像变慢了。 听前人说5.0的内存映射交换区会到1G的时候再去交换,而6.0的交换区到了1M就要交换了 ......
guweijie_gg 嵌入式系统
基于STM32F103RET6的北斗短报文开发板
虽然中国的移动通信覆盖范围排名世界第一,但是由于基站的建设、维护、升级等成本很高,所以在很多荒无人烟的地区都还没有基站覆盖。 这时就需要用到卫星通信。 由于北斗短报文通信在卫星通信 ......
ygh2019 stm32/stm8
嵌入式领域C语言的规范,有很多大家忽略的问题
这个东西不是很希罕,只是大家注不注意的问题 1994年,在英国成立了一个叫做汽车工业软件可靠性联合会(The Motor Industry Software Reliability Association,简称MISRA)的组织。它是致力 ......
feman5012 编程基础
【跟TI学电源】系列-----USB充电用AC高效适配器
    现如今,搞模电的人估计都知道,各大网站或者各个IC芯片制造商,都在激烈讨论如何标准化移动电话输入,以及如何生产出一种能为所有手机充电的通用手机充电器,,,, 看看这篇文章,, ......
qwqwqw2088 模拟与混合信号
【小梅哥SOPC学习笔记】NIOS II处理器运行UC/OS II
SOPC开发流程之NIOS II 处理器运行 UC/OS II 这里以在芯航线FPGA学习套件的核心板上搭建 NIOS II 软核并运行 UCOS II操作系统为例介绍SOPC的开发流程。 第一步:建立 Quartus II 工程 建立 ......
芯航线跑堂 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2648  393  1690  646  1018  37  34  40  9  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved