电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ACB001507DGR

产品描述OSC XO 308.5714MHZ LVPECL SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ACB001507DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570ACB001507DGR - - 点击查看 点击购买

570ACB001507DGR概述

OSC XO 308.5714MHZ LVPECL SMD

570ACB001507DGR规格参数

参数名称属性值
类型XO(标准)
频率308.5714MHz
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【Altera SoC体验之旅】多串口服务器之串口模块设计(1)
本帖最后由 chenzhufly 于 2015-6-1 00:51 编辑 作者:chenzhufly QQ:368860521、 硬件环境硬件平台:Embest SoC --LarkBoard软件平台:开发板-linux-3.10.31 Quartus 14.0 2、 ......
chenzhufly FPGA/CPLD
雕刻机步进电机驱动细分不?
雕刻机步进电机驱动细分不? 是不是选择细分越高,那切割的是不是走位越精确呢! 那如何考虑这细分数呢? ...
蓝雨夜 电机控制
【beaglebone书籍】BeagleBone Home Automation样张
140661 140662 谁有完整版的呀{:soso_e113:} ...
qinkaiabc DSP 与 ARM 处理器
ftp上的文件修改时间问题
各位大虾好,我现在发现这样一个问题,就是我用API函数得到的服务器上的时间的年份总是不对,比如说最后修改时间为2008-08-12,但是有时候取得的时间却是2007-08-12,而且是这样:在我最后修改 ......
xingjutongxin 嵌入式系统
TI MCU 推新了!八月直播揭秘新特性 视频回放汇总!
TI MCU 推新了!八月直播揭秘新特性 视频回放汇总! 第一场:TI新一代C2000™ 微控制器,集成强大的通信能力和控制性能实现更灵活的系统级设计 第二场:深入挖掘集成主控制 ......
橙色凯 TI技术论坛
请问版主,还是关于fatal erro[Pe005]的问题
Fatal Error:could not open source file"(0x0001):\Program Files\IAR Systems \Embedded Workbench 4.0\430\LIB\DLIB\dl430fn.h" 编译提示这种错误,搜索了该论坛里大家的一些建议, ......
zzxxzz 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2177  1713  2899  2841  2691  14  49  56  29  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved