电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571PMC000157DGR

产品描述OSC VCXO 50.0000MHZ CMOS SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571PMC000157DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571PMC000157DGR - - 点击查看 点击购买

571PMC000157DGR概述

OSC VCXO 50.0000MHZ CMOS SMD

571PMC000157DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型CMOS

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
请教一个关于get_Oid(long *loid)的问题
我在使用poom取得contact信息的时候,调用 DISPID longID = 0; pContact->get_Oid(&longID); 结果longID的值却是负的,如-2147483646。请问oid的值本来就是负的,还是我的方法使用的有问题 ......
chenzhi79 嵌入式系统
晒晒今天收到的礼物---> 深入理解Linux内核
105891 手机拍的,效果比较差。 :kiss:感谢EEWorld,感谢Maylove,哈哈...
deweyled 聊聊、笑笑、闹闹
托尼老师完美支持esp32-c3
托尼老师完美支持esp32-c3 554803 ...
youxinweizhi MicroPython开源版块
5.0移植到6.0
首先向大家问声新年好! 最近老板让我把2410上的wince5.0移植到wince6.0,研究了一下,觉得有两种方式可行,一是根据6.0的PQOAL架构,参考6.0下BSp目录结构,直接把5.0的BSP移植到6.0;二是先cl ......
187221887 嵌入式系统
香版主和菜农在吗,请关注一下“STM32波特率自动识别”,好象
应用笔记:AN2606STM32F101xxandSTM32F103xxsystemmemorybootmode第5页https://bbs.eeworld.com.cn/upfiles/img/200711/20071121115834644.jpg在复位时当BOOT0=0进入用正常工作模式,当BOO ......
chg4476 stm32/stm8
欢迎关注中国西部电源研讨会!关注Vishay新浪微博!
Vishay在中国电子展期间在成都和西安举办的中国西部电源研讨会(West China Power Seminars) 圆满结束了。研讨会探讨了电容器、MOSFET、电源模块、二极管和光耦合器在新能源、军工、通信、工业电 ......
神童树 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 368  984  1677  1728  90  22  54  57  32  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved