电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571FDC000112DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571FDC000112DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571FDC000112DGR - - 点击查看 点击购买

571FDC000112DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571FDC000112DGR规格参数

参数名称属性值
类型VCXO
频率10MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±50ppm
绝对牵引范围(APR)±30ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
一个困扰了很久的问题,希望能得到大侠们的帮助 (VXWORKS PCI9054
第一次在vxWorks下开发PCI9054的驱动,问题多多. 板卡在Windows系统下,用Memory映射方式访问是正确,没有测试过 I/O的方式访问.而在vxWorks下访问,板卡没有任何动静,像是PCI9054 没有对Local端 ......
huangqi412 实时操作系统RTOS
平头哥发博文选标签时建议增加一个关键字输入匹配功能
我在发博文时标签只能通过鼠标选择,键盘敲入关键字时网页会变空白,开始怀疑是浏览器的问题,然后我从Google Chrome换成了Microsoft Edge结果还是一样。 标签多了这样找起来比较麻烦,比如E ......
littleshrimp 国产芯片交流
fpga除法器的一些算法问题
学习fpga有一段时间的朋友们,你们有没有比较好的除法器的设计思想,目前我的思想进局限于移位—>比较—>减法这种思想,希望有好的想法的朋友介绍一下,比如是速度快,或者使用 ......
xuhongming FPGA/CPLD
谁有89C2051电子钟的程序啊?
谢谢大家谁有这个方面的程序呢,多多指教下,如果是在网站上找到的,把网址留下一下,谢谢了...
god 51单片机
微弱信号检测电路分析,超声波检测
大家分析一下这个电路,信号路径如下: 超声波信号(很小幅度,几毫伏~几十毫伏)从probe进去----->C22隔掉直流分量---->经过U6进行放大---->经过U5进行放大---->经过(C18、C19、C20、C21、L3 ......
gaoyang9992006 模拟电子
同步双口RAM模块 实例
同步双口RAM模块,看参数就能明白怎么工作,就不多说了,可以直接拷贝到自己工程中使用.// synthesis verilog_input_version verilog_2001`timescale 1 ps / 1 ps module altpcierd_dprambe (wrc ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2143  2265  1108  684  2659  44  46  23  14  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved