电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550ME000215DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件    振荡器   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550ME000215DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550ME000215DGR - - 点击查看 点击购买

550ME000215DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550ME000215DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-6
Reach Compliance Codecompliant
其他特性ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率25 ppm
频率稳定性20%
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
STM8普及,无需ST-Link,新买的器件可以无限次数串口下载程序
STM8的单片机,只要内部是空的,就算Bootloader disable,也会上电运行Bootloader,可以从串口下载程序。新的器件虽然Bootloader disable,但是也可以用串口下载至少一次程序。 如果是一 ......
sanoboy stm32/stm8
一篇文章带你了解UWB
UWB技术因为苹果手机中的应用而站到了聚光灯下,与近期的光刻机一样接受着吃瓜群众们好奇的眼光。其实UWB并不是一个新技术,早在军工领域应用的时候还要追溯到上个世纪,那时候美苏还在冷战,国 ......
ohahaha 无线连接
【LPC54100】姿态数据初步解析
本帖最后由 shinykongcn 于 2015-5-6 20:40 编辑 代码两个星期前写完了,最近忙着学新东西,加之人比较懒,帖子一直没发,罪过罪过~~ 上一篇帖子中实现了与MPU6050的硬件I2C通信,这 ......
shinykongcn NXP MCU
MT7681 SDK可视化Andestech开发环境搭建
本帖最后由 chanxim 于 2014-7-27 17:57 编辑 MT7681是一款联发科(MTK)2014年新推出的高度集成Wi-Fi SoC(片上系统)智能家居系统芯片,支持IEEE802.11b/g/n单数据流,提供GPIO和PWM智能控 ......
chanxim 无线连接
【设计工具】ModelSim的赛灵思仿真
80651...
鑫海宝贝 FPGA/CPLD
【平头哥RVB2601创意应用开发】开发板试用
收到板子了,亮图 根据官方例程开始试用! 首先是跑一下helloworld例程,但是出现了一堆的问题: 创建工程时clone代码失败 599148 手动下载代码放在指定位置后,添加已存在项 ......
UwenS 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 666  1459  513  1806  135  55  39  16  59  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved