电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550FG233M350DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550FG233M350DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550FG233M350DGR - - 点击查看 点击购买

550FG233M350DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550FG233M350DGR规格参数

参数名称属性值
类型VCXO
频率233.35MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
绝对牵引范围(APR)±300ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
SRAM建模?
小弟刚刚接触SRAM,被要求给一个SRAM建模。问一下什么叫做SRAM建模?是SRAM的读写控制器还是SRAM的仿真模型?...
pplcyls FPGA/CPLD
论半导体“空穴”导电的真正本质
“在半导体 中,只有电子能导电”这句话对吗?大部分稍具半导体常识的人都会认为这句话是错 的。其依据是 :在半导体中同时存在二种载流子 ,自由电子与空穴 ,半导体在外电场的作用下 , ......
Jacktang 模拟与混合信号
请教stm32f103zet6ADC3与fsmc的问题。
请问103zet6 在fsmc_niord——nios16等五个用于cf卡的信号线不用时,adc3的in4——in8五个通道能用吗?(此时fsmc时钟打开)非常感谢!...
shanjian13 stm32/stm8
FPGA无损定点化
前些天做了大疆的笔试题,有一个问题是 对12.918做无损定点化,最小位宽是多少? 在网上看了别人的解答,但是感觉都不太对,比如下面这种。 以12位,能表示的最小精度为 1/(2^12), ......
CoffeeOrTea FPGA/CPLD
华清远见的学员请进~~~
各位有去过华清远见培训过的吗?我说的那个就业班,怎么样啊?给点意见可以吗? 有人了解尚观吗?那怎么样啊?我想去培训,因为嵌入式要是自学可能会走好多弯路,忽忽~~~...
wm109947 嵌入式系统
2007年全国大学生电子设计竞赛题目 D程控滤波器
本帖最后由 paulhyde 于 2014-9-15 09:19 编辑 哪位能帮忙分析一下如题所示的题目啊 我是初次参加电子设计大赛 谢谢啊 ...
jogoskooo 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1292  2173  1386  136  1425  14  59  57  39  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved