电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AM340M480DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AM340M480DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AM340M480DGR - - 点击查看 点击购买

550AM340M480DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AM340M480DGR规格参数

参数名称属性值
类型VCXO
频率340.48MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
PCB EMI设计规范步骤
  1 、IC的电源处理1.1)保证每个IC的电源PIN都有一个0.1UF的去耦电容,对于BGA CHIP,要求在BGA的四角分别有0.1UF、0.01UF的电容共8个。对走线的电源尤其要注意加滤波电容,如VTT等。这不仅对 ......
ESD技术咨询 PCB设计
CCS工程加载与调试
1.工程编译与运行 首先对执行工程进行编译,点击工程单击右键,,在弹出来的对话框中点击"Build Project",即可对当前工程编译,如下图: 455039 编译完毕后,可在左侧工程的 Bina ......
fish001 DSP 与 ARM 处理器
89美元Xilinx Spartan-6 LX9 开发板--基于FPGA的LCD远程更新
基于FPGA的LCD远程更新 0 前言 9月26日收到S6_LX9_Microboard试用板,心情激动了好久,之后将Speedway的六个tutorial都试了一遍,按照pdf的内容提示,整个Lab过程很顺利,于是想着用S6_LX9_Mi ......
jomatch FPGA/CPLD
各位电子设计工程师大佬之前是如何成长的?
今年7月刚毕业,现在的公司是之前实习的公司。在搞着电子电路设计的方向,公司比较小,不到一百人这种,所以画板,调试,故障啥什么的都要学,工资开的也还行,但是不想自己就这样废了,对这方 ......
小阿 聊聊、笑笑、闹闹
每逢大暴雨就面临时不时断网的我
报个坐标,福州乡下的一个小县城下的一个小嘎达镇。。。。每逢大暴雨天气,网络就断断续续断断续续,宽带网络这样,手机信号也这样。让人非常恼火。。 搞不明白为什么这样子,城里都没这么严 ......
okhxyyo 无线连接
PCB板设计
现在大家都在用什么软件做PCB板设计呀...
幽冥枯哲 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1371  771  119  1152  499  28  16  3  24  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved