电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AM000310DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AM000310DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AM000310DGR - - 点击查看 点击购买

550AM000310DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AM000310DGR规格参数

参数名称属性值
类型VCXO
频率698.812334MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
【FreeRTOS打卡第三站开启】任务状态及切换,关门时间8月20日
活动总览:点此查看(含活动鼓励和活动学习总内容) 本站打卡开始和截止时间:8月18日-8月20日(3天) 打卡任务: 1、阅读cruelfox干货笔记第三篇:FreeRTOS学习笔记(3)任务状 ......
nmg 单片机
新功能!发帖可以直接本地添加视频啦~~~~一步到位不发愁~~
在这之前,我们在帖子里添加视频,需要 先上传到大学堂/B站/优酷/... 然后再把分享码通过608693 这个网络视频按钮添加进来。。。 现在可以不那么麻烦啦,,小伙伴们可以直接本地上 ......
okhxyyo 聊聊、笑笑、闹闹
欢迎大家来电子应用技术QQ群34733349
群号:34733349 相互帮助 经验交流...
pigahly 电源技术
驻波比分析模块在漏缆监测系统中的应用
在基站与移动站之间的通讯,通常是依靠无线电传送。目前通讯业的不断发展越来越要求基站与移动站之间随时随地能接通,甚至要求在隧道中也是如此。 然而在隧道中,移动通信用的电磁波传播效 ......
Jacktang 无线连接
DSP系统设计-DSP发展动态问题
本帖最后由 火辣西米秀 于 2020-4-6 16:19 编辑 1.TMS320C2000 TMS320C2000系列包括C24x和C28x系列。C24x系列建议使用LF24xx系列替代C24x系列,LF24xx系列的价格比C24x便宜,性能高于C24x, ......
火辣西米秀 DSP 与 ARM 处理器
请问EVC中怎么禁止一个不全屏的对话框被点住标题栏拖动?
如题,现需要做一个在屏幕右上角的小对话框,必须有标题栏,要求不能被拖动标题栏改变位置,但也不能改变大小,所以不能用全屏的方法来限制拖动。 尝试用操作NCLBUTTONDOWN的消息在EVC中好像 ......
lyb358 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2123  2374  959  2737  2421  17  18  25  11  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved