电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AH500M000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AH500M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AH500M000DGR - - 点击查看 点击购买

550AH500M000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AH500M000DGR规格参数

参数名称属性值
类型VCXO
频率500MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±185ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
Proteus怎么装
这个高级货色 怎么装不起哦,我下的是7.6的版本,俩补丁,一个。96还有一个是1.00到底用哪个?我都装了跑程序还是不行啊...
wutieying 嵌入式系统
MSP430用CCSv5调试出错,求解决
额,突然想学430,结果几下就卡在了调试上。。。 :Sad:求助ing。。。。 CCS调试时提示: Error initializing emulator: Could not find MSP-FET430UIF on specified COM port 而设备管 ......
栉名田烁烨 微控制器 MCU
Altera官方开发板资料下载网址
http://www.terasic.com/downloads/cd-rom/ 37700...
wanggq FPGA/CPLD
LED生产企业的防静电措施怎么做
LED目前的用途越来越广泛,,每个家庭几乎都有一台LED显示屏的电脑或者是电视,但是LED屏给我们带来方便的同时也给我们带来了诸多不便,例如静电,“劈劈啪啪”的,总使我们担惊受怕, ......
ESD技术咨询 LED专区
wince中的nboot_debug与nboot_release在代码上什么区别?
我看到有些烧写说明上是先烧一个nboot_debug,再烧一个nboot_release,为什么这么做?两个版本在代码或编译设置上有些什么区别呢?请高手指教...
haohaohao123456 嵌入式系统
看看你的名字是什么吃的
你的姓氏:b冰c脆d冻f非g果h烩j酱k烤l辣p盘q芹r热s薯t甜w丸x香y盐z炸 第一个字:a面b粉c饺d包e饼f鱼g菜h糖j奶k肉l米m肠n干p片q皮r饭s蔬t子w蛋x油y豆z煮 第二个字(没有的不选):a丝b盐c虾d ......
凯哥 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 105  349  2517  2053  1228  57  6  30  51  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved