电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

516BHB000132AAG

产品描述VCXO; DIFF/SE; DUAL FREQ; 0.1-25
产品类别无源元件    振荡器   
文件大小616KB,共24页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

516BHB000132AAG在线购买

供应商 器件名称 价格 最低购买 库存  
516BHB000132AAG - - 点击查看 点击购买

516BHB000132AAG概述

VCXO; DIFF/SE; DUAL FREQ; 0.1-25

516BHB000132AAG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVDS

文档预览

下载PDF文档
Si516
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R YS TA L
O
SCILLATOR
(VCXO) 100 k H
Z T O
250 MH
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Two selectable output frequencies
Low-jitter operation
Short lead times: <2 weeks
AT-cut fundamental mode crystal
ensures high reliability/low aging
High power supply noise rejection
1% control voltage linearity
Available CMOS, LVPECL,
LVDS, and HCSL outputs
Optional 1:2 CMOS fanout buffer
3.3 and 2.5 V supply options
Industry-standard 5x7, 3.2x5, and
2.5x3.2 mm packages
Pb-free/RoHS-compliant
Selectable Kv (60, 90, 120,
150 ppm/V)
Si5602
5
X
7
MM
, 3.2
X
5
MM
2.5
X
3.2
MM
Ordering Information:
See page 14.
Applications
SONET/SDH/OTN
PON
Low Jitter PLLs
xDSL
Broadcast video
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si516 dual frequency VCXO utilizes Silicon Laboratories' advanced PLL
technology to provide any frequency from 100 kHz to 250 MHz. Unlike a
traditional VCXO where a different crystal is required for each output
frequency, the Si516 uses one fixed crystal and Silicon Labs’ proprietary
synthesizer to generate any frequency across this range. This IC-based
approach allows the crystal resonator to provide enhanced reliability,
improved mechanical robustness, and excellent stability. In addition, this
solution provides superior control voltage linearity and supply noise
rejection, improving PLL stability and simplifying low jitter PLL design in
noisy environments. The Si516 is factory-configurable for a wide variety of
user specifications, including frequency, supply voltage, output format,
tuning slope and stability. Specific configurations are factory-programmed at
time of shipment, eliminating long lead times and non-recurring engineering
charges associated with custom frequency oscillators.
Vc 1
FS
GND
2
3
6 V
DD
5 NC
4 CLK
CMOS Dual VCXO
Vc
FS
G ND
1
2
3
6 V
DD
5 CLK–
4 CLK+
LVPECL/LVDS/HCSL/Dual CM OS
Dual VCXO
Functional Block Diagram
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si516
DM6437向DSP/BIO中增加硬中断的方法
64+的中断系统和以往的不同,中断是基于事件的。整个硬件CPU接收15个中断,但中断源可以支持最多128个。64+将中断源视为事件"Event",128个事件可以分别通过配置连接到15个CPU中断。而128 ......
Jacktang DSP 与 ARM 处理器
哪位大侠了解MSP的水流旋转检测算法
如题,哪位大侠了解MSP的水流旋转检测算法。请指教。谢谢!...
苍穹的眼泪 单片机
关于AD输入的差分信号的寄存器设定
大家好,请教一下大家关于AD差分信号的寄存器配置,我用的芯片是MPC5644A 是否将ADC Command中的CHANNEL_NUMBER位设置成DAN1(91),然后2个信号分别接AN2/DAN1+口和AN3/DAN1-口,其余还需要设 ......
wu256321 NXP MCU
电荷泵式电子镇流器基本电路的分析
摘要:电荷泵式电子镇流器,采用充电电容和高频交流源,以实现功率因数校正(PFC),这已成为荧光灯镇流器中极有吸引力的电路拓扑。但这种电路还存在一些问题,如输入电流的THD值高,灯电流的 ......
zbz0529 模拟电子
USBISP下载线
自制的一块USBISP下载线 接口电路是用mega8来做的 然后用一个并口下载器来向其烧写程序(并口下载线是买的) 用的软件是ponyprog2000 安装完ponyprog2000后进行并口下载线联机测试 所选参数 ......
flcqzc 嵌入式系统
你知道世界上第一个程序员是谁吗?
世界上第一个程序员是女的:sexy: 英国著名的诗人拜伦的女儿Ada Lovelace曾设计了巴贝奇分析机上解伯努利方程的一个程序,她还建立了循环和子程序的概念,由于她在程序设计上开创性工作,所以 ......
nmg 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1923  204  1149  2206  2641  43  3  33  29  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved