电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1206Y0250152JDR

产品描述CAP CER 1500PF 25V X7R 1206
产品类别无源元件   
文件大小540KB,共9页
制造商Knowles
官网地址http://www.knowles.com
标准
下载文档 详细参数 全文预览

1206Y0250152JDR概述

CAP CER 1500PF 25V X7R 1206

1206Y0250152JDR规格参数

参数名称属性值
电容1500pF
容差±5%
电压 - 额定25V
温度系数X7R
工作温度-55°C ~ 125°C
特性软端子,高温
应用高可靠性,板挠性敏感
安装类型表面贴装,MLCC
封装/外壳1206(3216 公制)
大小/尺寸0.126" 长 x 0.063" 宽(3.20mm x 1.60mm)
厚度(最大值)0.063"(1.60mm)

文档预览

下载PDF文档
MLCC
High Reliability IECQ-CECC Ranges
IECQ-CECC MLCC Capacitors
Electrical Details
Capacitance Range
Temperature Coefficient of
Capacitance (TCC)
C0G/NP0
X7R
C0G/NP0
X7R
Insulation Resistance (IR)
Dielectric Withstand Voltage (DWV)
C0G/NP0
X7R
0.47pF to 6.8µF
0 ± 30ppm/˚C
±15% from -55˚C to +125˚C
Cr > 50pF
≤0.0015
Cr
50pF = 0.0015(15÷Cr+0.7)
0.025
100G or 1000secs (whichever is the less)
Voltage applied for 5 ±1 seconds, 50mA
charging current maximum
Zero
<2% per time decade
A range of specialist high reliability MLCCs for use in
critical or high reliability environments. All fully
tested/approved and available with a range of suitable
termination options, including tin/lead plating and Syfer
FlexiCap™.
Dissipation Factor
Ageing Rate
IECQ-CECC – maximum capacitance values
0603
16V
C0G/NP0
X7R
C0G/NP0
X7R
C0G/NP0
X7R
C0G/NP0
X7R
C0G/NP0
X7R
C0G/NP0
X7R
C0G/NP0
X7R
1.5nF
100nF
1.0nF
56nF
470pF
47nF
330pF
10nF
100pF
5.6nF
n/a
n/a
n/a
n/a
0805
6.8nF
330nF
4.7nF
220nF
2.7nF
220nF
1.8nF
47nF
680pF
27nF
330pF
8.2nF
n/a
n/a
1206
22nF
1.0μF
15nF
820nF
10nF
470nF
6.8nF
150nF
2.2nF
100nF
1.5nF
33nF
470pF
4.7nF
1210
33nF
1.5μF
22nF
1.2μF
18nF
1.0μF
12nF
470nF
4.7nF
220nF
3.3nF
100nF
1.0nF
15nF
1808
33nF
1.5μF
27nF
1.2μF
18nF
680nF
12nF
330nF
4.7nF
180nF
3.3nF
100nF
1.2nF
18nF
1812
100nF
3.3μF
68nF
2.2μF
33nF
1.5μF
27nF
1.0μF
12nF
470nF
10nF
270nF
3.3nF
56nF
2220
150nF
5.6μF
100nF
4.7μF
68nF
2.2μF
47nF
1.5μF
22nF
1.0μF
15nF
560nF
8.2nF
120nF
2225
220nF
6.8μF
150nF
5.6μF
100nF
3.3μF
68nF
1.5μF
27nF
1.0μF
22nF
820nF
10nF
150nF
25V
50/63V
100V
200/250V
500V
1kV
Ordering Information – IECQ-CECC Range
1210
Chip Size
0603
0805
1206
1210
1808
1812
2220
2225
Y
Termination
Y
= FlexiCap™
termination base with
nickel barrier (100%
matte tin plating).
RoHS compliant.
H
= FlexiCap™
termination base with
nickel barrier (Tin/
lead plating with min.
10% lead). Not RoHS
compliant.
F
= Silver Palladium.
RoHS compliant.
J
= Silver base with
nickel barrier (100%
matte tin plating).
RoHS compliant.
A
= Silver base with
nickel barrier (Tin/lead
plating with min. 10%
lead). Not RoHS
compliant.
100
Rated Voltage
016
= 16V
025
= 25V
050
= 50V
063
= 63V
100
= 100V
200
= 200V
250
= 250V
500
= 500V
1K0
= 1kV
0103
Capacitance in Pico
farads (pF)
First digit is 0.
Second and third digits are
significant figures of
capacitance code. The fourth
digit is number of zeros
following. Example:
0103
= 10nF
J
Capacitance
Tolerance
<10pF
B
= ±0.1pF
C
= ±0.25pF
D
= ±0.5pF
10pF
F
= ±1%
G
= ±2%
J
= ±5%
K
= ±10%
M
= ±20%
D
Dielectric
Codes
D
= X7R (2R1) with
IECQCECC release
F
= C0G/NP0
(1B/NP0) with
IECQCECC release
B
= 2X1/BX
released in
accordance with
IECQ-CECC
R
= 2C1/BZ
released in
accordance with
IECQ-CECC
For
B
and
R
codes
please refer to
TCC/VCC range for
full capacitance
values
T
Packaging
T
= 178mm
(7”) reel
R
= 330mm
(13”) reel
B
= Bulk pack
- tubs or trays
___
Suffix code
Used for specific
customer
requirements
© Knowles 2014
IECQ-CECCDatasheet Issue 4 (P109796) Release Date 04/11/14
Page 1 of 9
Tel: +44 1603 723300 | Email SyferSales@knowles.com | www.knowlescapacitors.com/syfer
关于ARM板IO地址转换的问题
在ARM板上PC104总线上外挂一个数据采集板PM511P,PM511P上有IO端口,根据PM511P硬件手册上定义,这个IO的地址是 100H,根据ARM的特性,这个地址是不能直接访问的,需要从物理地址到虚拟地址的转 ......
anceyfang ARM技术
wince 入门求救
我刚入职不久,公司现在准备用wince在PXA270硬件平台上开发一个手持移动设备,由于以前没有接触过wince,再加之项目又催的比较急,想请高人指点一下如何才能快速入门?...
crt689 嵌入式系统
请问如何清除中断请求??
如题。 我知道注册了中断号以后,用InterruptDone(中断号)可以清除对应的中断请求并且使能中断,但这里我想在别的地方直接操作中断寄存器把中断请求清掉,而不想申请中断号然后用InterruptDone ......
2019230 嵌入式系统
wince不能跑512内存(x86 平台)
wince不能跑512内存(x86 平台,ce600版本) 请教一下大家,我定制的wince OS 使用256m内存,一切正常,当换成512m或更大的时,就进不去系统,反复重启,大家有什么好的建议或解决方案吗?? 谢 ......
sherryrain 嵌入式系统
FPGA 一个控制器硬核挂两个DDR芯片
请教大家,我打算使用这个方案,FPGA使用控制器硬核,外面挂两个16位DDR,这两个DDR的的差分时钟、地址线、控制线等共用,只有数据线使用各自的。希望做到两片同时访问,一次把32位数据分成两个 ......
nothing92 FPGA/CPLD
有没有办法从CCS里导出带类型的变量列表
想做一个上位机工具,可以导入工程中所有的变量名和地址,以及类型,并通过串口通讯显示和修改变量。 生成的map文件里倒是包含了变量及地址,但是没有类型, CCS本身的Expressions窗口里倒是 ......
zengxy3407 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2492  730  2226  2300  416  25  30  51  18  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved