电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ACT374SCX

产品描述IC FF D-TYPE SNGL 8BIT 20SOIC
产品类别半导体    逻辑   
文件大小424KB,共14页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 全文预览

74ACT374SCX在线购买

供应商 器件名称 价格 最低购买 库存  
74ACT374SCX - - 点击查看 点击购买

74ACT374SCX概述

IC FF D-TYPE SNGL 8BIT 20SOIC

74ACT374SCX规格参数

参数名称属性值
功能标准
类型D 型
输出类型三态,非反相
元件数1
每元件位数8
时钟频率160MHz
不同 V,最大 CL 时的最大传播延迟10ns @ 5V,50pF
触发器类型正边沿
电流 - 输出高,低24mA,24mA
电压 - 电源4.5 V ~ 5.5 V
电流 - 静态(Iq)40µA
输入电容4.5pF
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳20-SOIC(0.295",7.50mm 宽)

文档预览

下载PDF文档
74AC374, 74ACT374 — Octal D-Type Flip-Flop with 3-STATE Outputs
January 2008
74AC374, 74ACT374
Octal D-Type Flip-Flop with 3-STATE Outputs
Features
I
CC
and I
OZ
reduced by 50%
Buffered positive edge-triggered clock
3-STATE outputs for bus-oriented applications
Outputs source/sink 24mA
See 273 for reset version
See 377 for clock enable version
See 373 for transparent latch version
See 574 for broadside pinout version
See 564 for broadside pinout version with inverted
General Description
The AC/ACT374 is a high-speed, low-power octal D-type
flip-flop featuring separate D-type inputs for each flip-flop
and 3-STATE outputs for bus-oriented applications. A
buffered Clock (CP) and Output Enable (OE) are com-
mon to all flip-flops.
outputs
ACT374 has TTL-compatible inputs
Ordering Information
Order
Number
74AC374SC
74AC374SJ
74AC374MTC
74AC374PC
74ACT374SC
74ACT374SJ
74ACT374MSA
74ACT374MTC
74ACT374PC
Package
Number
M20B
M20D
MTC20
N20A
M20B
M20D
MSA20
MTC20
N20A
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Shrink Small Outline Package (SSOP), JEDEC MO-150, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
All packages are lead free per JEDEC: J-STD-020B standard.
©1988 Fairchild Semiconductor Corporation
74AC374, 74ACT374 Rev. 1.5.0
www.fairchildsemi.com

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1743  834  554  1817  555  36  17  12  37  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved