电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AC377SCX

产品描述IC FF D-TYPE SNGL 8BIT 20SOIC
产品类别半导体    逻辑   
文件大小415KB,共13页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 全文预览

74AC377SCX在线购买

供应商 器件名称 价格 最低购买 库存  
74AC377SCX - - 点击查看 点击购买

74AC377SCX概述

IC FF D-TYPE SNGL 8BIT 20SOIC

74AC377SCX规格参数

参数名称属性值
功能标准
类型D 型
输出类型非反相
元件数1
每元件位数8
时钟频率175MHz
不同 V,最大 CL 时的最大传播延迟9ns @ 5V,50pF
触发器类型正边沿
电流 - 输出高,低24mA,24mA
电压 - 电源2 V ~ 6 V
电流 - 静态(Iq)40µA
输入电容4.5pF
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳20-SOIC(0.295",7.50mm 宽)

文档预览

下载PDF文档
74AC377, 74ACT377 — Octal D-Type Flip-Flop with Clock Enable
January 2008
74AC377, 74ACT377
Octal D-Type Flip-Flop with Clock Enable
Features
I
CC
reduced by 50%
Ideal for addressable register applications
Clock enable for address and data synchronization
General Description
The AC/ACT377 has eight edge-triggered, D-type flip-
flops with individual D inputs and Q outputs. The com-
mon buffered Clock (CP) input loads all flip-flops simulta-
neously, when the Clock Enable (CE) is LOW.
The register is fully edge-triggered. The state of each D
input, one setup time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop's Q
output. The CE input must be stable only one setup time
prior to the LOW-to-HIGH clock transition for predictable
operation.
applications
Eight edge-triggered D-type flip-flops
Buffered common clock
Outputs source/sink 24mA
See 273 for master reset version
See 373 for transparent latch version
See 374 for 3-STATE version
ACT377 has TTL-compatible inputs
Ordering Information
Order Number
74AC377SC
74AC377SJ
74AC377MTC
74ACT377SC
74ACT377SJ
74ACT377MTC
74ACT377PC
Package
Number
M20B
M20D
MTC20
M20B
M20D
MTC20
N20A
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153,
4.4mm Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153,
4.4mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
All packages are lead free per JEDEC: J-STD-020B standard.
FACT™ is a trademark of Fairchild Semiconductor Corporation
.
©1988 Fairchild Semiconductor Corporation
74AC377, 74ACT377 Rev. 1.6.1
www.fairchildsemi.com
原创大盘鸡
自己动手 做我所需...
5525 聊聊、笑笑、闹闹
【EEWORLD第四十六届】2013年01月社区明星人物揭晓!
感谢大家对论坛的关注与支持,在这里我们评选出1月份对论坛分享比较突出的网友。 111774 E金币(等值人民币)可以在京东、当当兑换成等值奖品。 兑换流程:https://bbs.eeworld.com.cn/EJK/e ......
EEWORLD社区 为我们提建议&公告
3.3v电平如何驱动5V继电器?
3.3v电平如何驱动5V继电器? 我现在是用光耦隔离后,直接将5V电加在继电器线圈两测,但不行,该如何做?...
cln911 嵌入式系统
正激变换器副边出现零电压平台,导致很大的震荡,求问可能是什么原因?怎么解决?
最近在做一个正激变换器,采用RCD做励磁复位,基本工作正常,但在MOS管开通、关断的时候,副边两个二极管存在一个换流的过程,导致此期间副边电压为0,于是原边被短路,漏感与寄生电容产生很大 ......
LHTTB 电源技术
求购开发板
需要嵌入式Linux与VxWorks开发板各一块,最好CPU频率400MHz以上, 必须带BSP支持。最好带完整的嵌入式Linux系统。VxWorks开发板支持WindML. 有意者请联系:010-51615759 邮箱:ancring.hk@1 ......
09930051321 嵌入式系统
开机运行问题
程序如下:void main(){ WDTCTL = WDTPW + WDTHOLD; // 关闭看门狗 _DINT(); // 关闭中断 IO_Init(); Init_clk(); // 初始化时钟 Init_UART1(); Init_UART2(); _EINT(); delay(10); Init_scre ......
tansp 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1843  1454  1486  443  1619  42  58  14  11  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved