电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVTH162374MEX

产品描述IC FF D-TYPE DUAL 8BIT 48SSOP
产品类别半导体    逻辑   
文件大小234KB,共10页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 选型对比 全文预览

74LVTH162374MEX在线购买

供应商 器件名称 价格 最低购买 库存  
74LVTH162374MEX - - 点击查看 点击购买

74LVTH162374MEX概述

IC FF D-TYPE DUAL 8BIT 48SSOP

74LVTH162374MEX规格参数

参数名称属性值
功能标准
类型D 型
输出类型三态,非反相
元件数2
每元件位数8
时钟频率160MHz
不同 V,最大 CL 时的最大传播延迟5.3ns @ 3.3V,50pF
触发器类型正边沿
电流 - 输出高,低12mA,12mA
电压 - 电源2.7 V ~ 3.6 V
电流 - 静态(Iq)190µA
输入电容4pF
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳48-BSSOP(0.295",7.50mm 宽)

文档预览

下载PDF文档
74LVTH162374 Low Voltage 16-Bit D-Type Flip-Flop with 3-STATE Outputs and 25
Series Resistors in the Outputs
July 2007
74LVTH162374
Low Voltage 16-Bit D-Type Flip-Flop with 3-STATE
Outputs and 25
Series Resistors in the Outputs
Features
Input and output interface capability to systems at 5V
tm
General Description
The LVTH162374 contains sixteen non-inverting D-type
flip-flops with 3-STATE outputs and is intended for bus
oriented applications. The device is byte controlled. A
buffered clock (CP) and Output Enable (OE) are com-
mon to each byte and can be shorted together for full
16-bit operation.
The LVTH162374 is designed with equivalent 25Ω
series resistance in both the HIGH and LOW states of
the output. This design reduces line noise in applications
such as memory address drivers, clock drivers, and bus
transceivers/transmitters.
The LVTH162374 data inputs include bushold, eliminat-
ing the need for external pull-up resistors to hold unused
inputs.
These flip-flops are designed for low-voltage (3.3V) V
CC
applications, but with the capability to provide a TTL
interface to a 5V environment. The LVTH162374 is fabri-
cated with an advanced BiCMOS technology to achieve
high speed operation similar to 5V ABT while maintain-
ing a low power dissipation.
V
CC
Bushold data inputs eliminate the need for external
pull-up resistors to hold unused inputs
Live insertion/extraction permitted
Power Up/Power Down high impedance provides
glitch-free bus loading
Outputs include equivalent series resistance of 25
to
make external termination resistors unnecessary and
reduce overshoot and undershoot
Functionally compatible with the 74 series 16374
Latch-up performance exceeds 500mA
ESD performance:
– Human-body model > 2000V
– Machine model > 200V
– Charged-device model > 1000V
Also packaged in plastic Fine-Pitch Ball Grid Array
(FBGA) (Preliminary)
Ordering Information
Order Number
74LVTH162374GX
(1)
74LVTH162374MEA
74LVTH162374MEX
74LVTH162374MTD
74LVTH162374MTX
Package
Number
BGA54A
(Preliminary)
MS48A
MS48A
MTD48
MTD48
Pb-Free
Yes
Yes
Yes
Yes
Yes
Package Description
54-Ball Fine-Pitch Ball Grid Array (FBGA),
JEDEC MO-205, 5.5mm Wide
48-Lead Small Shrink Outline Package
(SSOP), JEDEC MO-118, 0.300" Wide
48-Lead Small Shrink Outline Package
(SSOP), JEDEC MO-118, 0.300" Wide
Supplied As
Tape and Reel
Tubes
Tape and Reel
48-Lead Thin Shrink Small Outline Package
Tubes
(TSSOP), JEDEC MO-153, 6.1mm Wide
48-Lead Thin Shrink Small Outline Package
Tape and Reel
(TSSOP), JEDEC MO-153, 6.1mm Wide
Notes:
1. BGA package available in Tape and Reel only.
©2000 Fairchild Semiconductor Corporation
74LVTH162374 Rev. 1.0.0
www.fairchildsemi.com

74LVTH162374MEX相似产品对比

74LVTH162374MEX 74LVTH162374MTD 74LVTH162374MTX 74LVTH162374MEA
描述 IC FF D-TYPE DUAL 8BIT 48SSOP IC FF D-TYPE DUAL 8BIT 48TSSOP IC FF D-TYPE DUAL 8BIT 48TSSOP IC FF D-TYPE DUAL 8BIT 48SSOP
功能 标准 标准 标准 标准
类型 D 型 D 型 D 型 D 型
输出类型 三态,非反相 三态,非反相 三态,非反相 三态,非反相
元件数 2 2 2 2
每元件位数 8 8 8 8
时钟频率 160MHz 160MHz 160MHz 160MHz
不同 V,最大 CL 时的最大传播延迟 5.3ns @ 3.3V,50pF 5.3ns @ 3.3V,50pF 5.3ns @ 3.3V,50pF 5.3ns @ 3.3V,50pF
触发器类型 正边沿 正边沿 正边沿 正边沿
电流 - 输出高,低 12mA,12mA 12mA,12mA 12mA,12mA 12mA,12mA
电压 - 电源 2.7 V ~ 3.6 V 2.7 V ~ 3.6 V 2.7 V ~ 3.6 V 2.7 V ~ 3.6 V
电流 - 静态(Iq) 190µA 190µA 190µA 190µA
输入电容 4pF 4pF 4pF 4pF
工作温度 -40°C ~ 85°C(TA) -40°C ~ 85°C(TA) -40°C ~ 85°C(TA) -40°C ~ 85°C(TA)
安装类型 表面贴装 表面贴装 表面贴装 表面贴装
封装/外壳 48-BSSOP(0.295",7.50mm 宽) 48-TFSOP(0.240",6.10mm 宽) 48-TFSOP(0.240",6.10mm 宽) 48-BSSOP(0.295",7.50mm 宽)
N73常见问题的解决方法集锦
1.为什么感觉我的手机反映速度越来越慢? 安装SISX文件或者JAVA文件,注意如无特殊说明,尽量安装在卡上,否则占用手机内存导致手机速度减慢。同时安装文件不是多多益善,看是否有用,因为过多 ......
26979746 无线连接
参加比赛的一些心得
参加比赛的一些心得http://psoc.eefocus.com/jxndcl301/blog/11-12/236125_d595e.html...
jxndcl301 聊聊、笑笑、闹闹
Proteus 72_SP6完美汉化包
本次汉化包已经非常完美,汉化程度与Proteus 74_SP3相当。...
fjzbf 模拟电子
lpc1114 倍频PLL设置错误
我看到keil官方的缺省值是 LPC_SYSCON->SYSPLLCTRL = 0x00000023; 网上帮助也说这个就是4倍,可是 ,如果是4倍的话应该是 100100 也就是 0x00000024; 0x00000023;应该是3倍,10001 ......
soybeanmeal NXP MCU
3G的三大主流技术标准比较
3G的三大主流技术标准比较 ...
忙忙草 无线连接
[讨论] 关于带通滤波器的输出表达式的计算
大家新年好! 我在学习Protel 的仿真,在仿真带通滤波器时,想看看仿真结果跟公式计算出来的符合不,于是手工计算了下图的带通滤波的表达式 7913 简单看,这个带通滤波器其实就是一个低通+ ......
itmssliyan 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 658  254  710  1052  393  37  15  18  35  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved