电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVQ74SJX

产品描述IC FF D-TYPE DUAL 1BIT 14SOP
产品类别半导体    逻辑   
文件大小75KB,共6页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 选型对比 全文预览

74LVQ74SJX概述

IC FF D-TYPE DUAL 1BIT 14SOP

74LVQ74SJX规格参数

参数名称属性值
功能设置(预设)和复位
类型D 型
输出类型差分
元件数2
每元件位数1
时钟频率125MHz
不同 V,最大 CL 时的最大传播延迟14ns @ 3.3V,50pF
触发器类型正边沿
电流 - 输出高,低12mA,12mA
电压 - 电源2 V ~ 3.6 V
电流 - 静态(Iq)20µA
输入电容4.5pF
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳14-SOIC(0.209",5.30mm 宽)

文档预览

下载PDF文档
74LVQ74 Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop
February 1992
Revised June 2001
74LVQ74
Low Voltage Dual D-Type
Positive Edge-Triggered Flip-Flop
General Description
The LVQ74 is a dual D-type flip-flop with Asynchronous
Clear and Set inputs and complementary (Q, Q) outputs.
Information at the input is transferred to the outputs on the
positive edge of the clock pulse. Clock triggering occurs at
a voltage level of the clock pulse and is not directly related
to the transition time of the positive-going pulse. After the
Clock Pulse input threshold voltage has been passed, the
Data input is locked out and information present will not be
transferred to the outputs until the next rising edge of the
Clock Pulse input.
Asynchronous Inputs:
LOW input to S
D
(Set) sets Q to HIGH level
LOW input to C
D
(Clear) sets Q to LOW level
Clear and Set are independent of clock
Simultaneous LOW on C
D
and S
D
makes both
Q and Q HIGH
Features
s
Ideal for low power/low noise 3.3V applications
s
Guaranteed simultaneous switching noise level and
dynamic threshold performance
s
Guaranteed pin-to-pin skew AC performance
s
Guaranteed incident wave switching into 75
Ordering Code:
Order Number
74LVQ74SC
74LVQ74SJ
Package Number
M14A
M14D
Package Description
14-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
14-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
Pin Descriptions
Pin Names
D
1
, D
2
CP
1
, CP
2
C
D1
, C
D2
S
D1
, S
D2
Q
1
, Q
1
, Q
2
, Q
2
© 2001 Fairchild Semiconductor Corporation
DS011347
Description
Data Inputs
Clock Pulse Inputs
Direct Clear Inputs
Direct Set Inputs
Outputs
www.fairchildsemi.com

74LVQ74SJX相似产品对比

74LVQ74SJX 74LVQ74SC 74LVQ74SJ 74LVQ74SCX
描述 IC FF D-TYPE DUAL 1BIT 14SOP IC FF D-TYPE DUAL 1BIT 14SOIC IC FF D-TYPE DUAL 1BIT 14SOP IC FF D-TYPE DUAL 1BIT 14SOIC
功能 设置(预设)和复位 设置(预设)和复位 设置(预设)和复位 设置(预设)和复位
类型 D 型 D 型 D 型 D 型
输出类型 差分 差分 差分 差分
元件数 2 2 2 2
每元件位数 1 1 1 1
时钟频率 125MHz 125MHz 125MHz 125MHz
不同 V,最大 CL 时的最大传播延迟 14ns @ 3.3V,50pF 14ns @ 3.3V,50pF 14ns @ 3.3V,50pF 14ns @ 3.3V,50pF
触发器类型 正边沿 正边沿 正边沿 正边沿
电流 - 输出高,低 12mA,12mA 12mA,12mA 12mA,12mA 12mA,12mA
电压 - 电源 2 V ~ 3.6 V 2 V ~ 3.6 V 2 V ~ 3.6 V 2 V ~ 3.6 V
电流 - 静态(Iq) 20µA 20µA 20µA 20µA
输入电容 4.5pF 4.5pF 4.5pF 4.5pF
工作温度 -40°C ~ 85°C(TA) -40°C ~ 85°C(TA) -40°C ~ 85°C(TA) -40°C ~ 85°C(TA)
安装类型 表面贴装 表面贴装 表面贴装 表面贴装
封装/外壳 14-SOIC(0.209",5.30mm 宽) 14-SOIC(0.154",3.90mm 宽) 14-SOIC(0.209",5.30mm 宽) 14-SOIC(0.154",3.90mm 宽)

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 596  329  2113  1990  1262  12  7  43  41  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved