电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

598FCA001043DG

产品描述ANY FREQUENCY I2C PROGRAMMABLE X
产品类别无源元件   
文件大小550KB,共27页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

598FCA001043DG在线购买

供应商 器件名称 价格 最低购买 库存  
598FCA001043DG - - 点击查看 点击购买

598FCA001043DG概述

ANY FREQUENCY I2C PROGRAMMABLE X

598FCA001043DG规格参数

参数名称属性值
类型XO(标准)
频率645MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 21.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.1 6/18
Copyright © 2018 by Silicon Laboratories
Si598/Si599
传统模式下电容测试员的苦恼——第一弹
此内容由EEWORLD论坛网友海大叔原创,如需转载或用于商业用途需征得作者同意并注明出处 2017年7月,我从西安电子科技大学测控专业毕业了,当初一方面为了离东北老家近一些,另一方面也 ......
海大叔 聊聊、笑笑、闹闹
07年电赛的一些论文
本帖最后由 paulhyde 于 2014-9-15 08:53 编辑 07年电子设计大赛的一些论文,希望对大家有用啊:) ...
heimianxia 电子竞赛
版主,请教一个USART1的问题
USART1 ,设置跟其他UART一样。当我uart1发送0xaa时,示波器测得的波形,最高bit的1变成了0; 如果我发送0x55,波形是正确的。 换句话说,只要我发送的字节的最高位是1,那么示波器上探得 ......
ifree6 stm32/stm8
电子设计大赛
来来来,大家一起来猜猜今年会出哪些题249079 ...
好可爱的小多C 微控制器 MCU
关于C6655 SPI接口与GPIO
最近在使用C6655的平台,碰到两个疑问,弄了好几天都没有解决,麻烦各位大侠给点意见。 我的板子上设置的是通过SPI boot,实际的flash中没有程序,上电后直接用仿真器调试。 1.GPIO ......
liude DSP 与 ARM 处理器
在Quartus II中分配管脚的两种常用方法(转)
转自http://www.cnblogs.com/yuphone/archive/2010/01/18/1650612.html 示范程序seg7_test.v 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 /* * s ......
白丁 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 7  2212  1358  1475  2774  1  45  28  30  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved