电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552CM000109DG

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-141
产品类别无源元件   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552CM000109DG在线购买

供应商 器件名称 价格 最低购买 库存  
552CM000109DG - - 点击查看 点击购买

552CM000109DG概述

VCXO; DIFF/SE; DUAL FREQ; 10-141

552CM000109DG规格参数

参数名称属性值
类型VCXO
频率 - 输出 174.175824MHz,74.25MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
【Altera SoC体验之旅】+菜鸟的开始
虽然以前接触过一些FPGA的设计,但不过仅仅只是实现一些接口协议或者作为定制的FIFO而已。并没有接触过SOC所以能有机会拿到板子,在这里先的谢谢论坛咯。。。感觉论坛工作做得确实挺周 ......
908508455a FPGA/CPLD
求助
我现在急需一个“基于FPGA的数字钟设计”的毕业论文,实现的功能有时、分、秒的显示,准确计时,定时闹钟和时间复位,有文献综述和设计方案也可以。感激万分!...
铃声响了 FPGA/CPLD
电路板设计中PCB铜箔厚度、走线宽度、电流的关系
在PCB设计加工中,常用OZ(盎司)作为铜皮厚度的单位,1OZ铜厚的定义为1平方英寸面积内铜箔的重量为1盎,对应的物理厚度为35um。 不同厚度不同宽度的铜箔的载流量见下表: 铜皮厚度70um ......
zyldpcb PCB设计
用自己导出的SDK开发应用程序时出现问题
我把自己导出的SDk安装后,在EVC中开发应用程序,新建工程后,到最后一步——单击finish后,程序就死了。请教高手,该如何解决?谢谢!...
kings185100 嵌入式系统
苹果又获48项新专利,iBike最为新颖
苹果的专利技术总是会让人充满好奇,最近美国专利及商标局又公布了苹果已经获得的48项最新的专利,挑一些特别出色的,我们一睹为快。 这些专利涵盖感应式充电和整合iPod的自行车设备等等,其 ......
wstt 创意市集
(转载)集成运放资料[图]
一:零点漂移零点漂移可描述为:输入电压为零,输出电压偏离零值的变化。它又被简称为:零漂零点漂移是怎样形成的: 运算放大器均是采用直接耦合的方式,我们知道直接耦合式放大电路的各级的Q点 ......
程序天使 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2233  1724  1293  1310  1500  19  41  20  46  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved