电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590CB24M0000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590CB24M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590CB24M0000DGR - - 点击查看 点击购买

590CB24M0000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590CB24M0000DGR规格参数

参数名称属性值
类型XO(标准)
频率24MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
关于ise
请问老师,怎么在ise中查看vhdl的程序包文件??...
小龚 FPGA/CPLD
dl条屏v863文件打不开
dl条屏v863很长时间没有用 点击桌面企鹅头像 却没有文件 今天要更新菜单 结果却打不开了 ...
wx8882 下载中心专版
LMP90100LMP91000 传感器模拟前端概览
本帖最后由 dontium 于 2015-1-23 12:47 编辑 Chuck向您介绍美国国家半导体的LMP90100/LMP91000可配置传感器模拟前端产品,以及可加快产品上市的精简集成式软硬件开发平台。 片段中介绍的产品 ......
德州仪器_视频 模拟与混合信号
现金求购IC
深圳市瑞琦电子科技有限公司专业从事台式计算机主板、笔记本电脑、工控机主板等主芯片IC的配套推广与销售服务。。“价格合理,用户至上”是我们一惯的宗旨。多年来,已为国内多家知名企业进行配 ......
ruiqidianzi 嵌入式系统
如何加密导航程序,或者INI加密
各位高手,本人诚心请求指点: 1.想知道导航程序如何加密后在机器上运行,需要注册后才能使用,谁会可以联系我 2.想加密INI配置,在WINDOWS上是乱码,但是在CE上能正常读写 可以有偿付费,有 ......
qdxxw 嵌入式系统
EEWORLD大学堂----人机交互新趋势的TI Sitara处理器的应用
人机交互新趋势的TI Sitara处理器的应用:https://training.eeworld.com.cn/course/4210...
Timson 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2895  2886  1665  465  2344  6  42  14  31  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved