电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590CB125M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590CB125M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590CB125M000DGR - - 点击查看 点击购买

590CB125M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590CB125M000DGR规格参数

参数名称属性值
类型XO(标准)
频率125MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
,brd文件帮忙转成Altium能打开的,或FBGA153封装
帮忙转成Altium能打开的,谢谢! 有FBGA153的封装发我份,谢谢!自己画的感觉不对劲,线都走不下去 ...
大发明家 PCB设计
【沁恒CH582】 I2C暂存的继电器上位机控制继电器模块
i2c接口与继电器驱动 本次我们将要实现的功能是上位机发送继电器控制指令(单字节控制指令),24C256EEPROM用于保存当前的继电器状态,并且在保存之后驱动继电器处于正确的状态。 接下来 ......
javnson 国产芯片交流
9、Beaglebone外围电路设计第三周:串口4的调试
我的zigbee模块好似通过串口4和控制芯片通讯的,所以我首先调试的是串口4的功能! ti官方提供的AM335X_StarterWare_02_00_00_07中的UART历程都是串口0的配置方式,二串口1到5的配置方式和0是不 ......
anananjjj DSP 与 ARM 处理器
怎么去设计《基于无线网络心电信号采集系统》这个课题
各位大神可不可以帮忙解决下。试了几个没做出了成品...
tanyalover 无线连接
定时器8中断的问题
484402 定时器8中断初始化编译出错,提示没定义。 定时器5没问题,我想看定时器5在那定义的,可是找不到,如下图: 484403 请大神看看,如何解决?谢谢! ...
chenbingjy stm32/stm8
xpresso和manly范例的结构分析-往前走一步
1. 本次的管板和Manly板还是有区别的,能都提供大家分别评测还是挺有意义的事。对比才分出差异。在上一贴初测后,再进一步就是分析下结构了。 2. 万利板的例程ADC为例,组织比较清楚。见下图。 ......
fyaocn NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 156  2590  2705  2926  1868  24  21  22  2  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved