电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510CAA-ABAG

产品描述OSC PROG CMOS 3.3V 50PPM EN/DS
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

510CAA-ABAG概述

OSC PROG CMOS 3.3V 50PPM EN/DS

510CAA-ABAG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围100kHz ~ 124.999MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
频率稳定性(总体)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
安装类型表面贴装
封装/外壳4-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
2009年度句型,让我们来回顾一下
【年度句型】 ◎ 不推荐不足以平民愤 ◎ 不要迷恋哥,哥只是个传说 ◎ 当我们谈爱情的时候我们谈什么 ◎ 躲猫猫洗澡澡做梦梦背砖砖 ◎ 哥吃的不是面,是寂寞 ◎ 华丽丽地飘过 ......
霍栩 聊聊、笑笑、闹闹
开关电源(DC/DC转换器)降低ADC性能
一般认为开关电源会降低ADC的性能,因此通常愿意选用低压差(LDO)线性稳压器,而不使用开关稳压器,但这种认识并非完全正确。LDO具有较低的纹波和噪声指标,但最近的研究表明,高效的开关稳 ......
fish001 模拟与混合信号
BUCK降压电路,不能稳定输出
输入16V,目标稳到4.2V,现在输出在0-9V之间变化,是频率的问题吗 ...
123LJY 电源技术
找300M的检波管
我有一台BT-3G型频率特性测试仪,没有探头,想自己DIY一个,谁有资料帮帮忙 本帖最后由 数码科技 于 2012-5-6 13:18 编辑 ]...
数码科技 DIY/开源硬件专区
DSP中的CMD的使用经验
在DSP的CMD文件中,分配的空间大小计算:如RAMH : origin=0x3f900 ,length=0x000400 他对应的函数意义是,初始地址为0x3f900 ,大小为0x000400=4*16*16=1K 如果长度为0x001000=1*16*16*16=4K ......
Jacktang DSP 与 ARM 处理器
CE 6.0里该如何来调试系统?
用PB定制好系统后,自己修改了一部分,该如何用模拟器来调试这个呢?...
xiawenjin 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 394  2044  960  2920  2360  24  55  43  30  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved