电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BCA000121DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BCA000121DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BCA000121DGR - - 点击查看 点击购买

571BCA000121DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BCA000121DGR规格参数

参数名称属性值
类型VCXO
频率100MHz
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
绝对牵引范围(APR)±150ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
【ADI干货分享】隔离系统设计的隐藏成本,不可忽视!
本期研讨会的讲义下载点这里:https://ez.analog.com/cn/webcasts/f/forum/109744/thread市场与技术趋势正在增加隔离系统设计的复杂性。电磁兼容性和安全认证要求的变化会带来风险并提高开发成 ......
电路艺术 ADI 工业技术
刚开机程序有误,跑上一阵就正常了,求思路。
M430f149跑程序,IO口模拟串口,刚开始的时候数据总是和规定的不符,但是跑上2,3分钟后,就与规定的相符,可以实现工作的需求了。很奇怪。。求高手给个思路,谢谢了。。...
hider 微控制器 MCU
大三的困惑
目前大三,学校里有很多的课外项目,比如电子设计大赛,NS2,数学建模,我是通信工程的,我想进入嵌入式Linux开发行业,又苦于没有专业人士指导,一个人去钻研,感觉没有方向,也想过参见外面的 ......
Frenchkiss 嵌入式系统
谁用过ftdi_ser.dll这个驱动?
USB转串口的,在ce5下面能正常使用,但换了ce6就不行,无论是导入注册表还是安装inf都不行,驱动死活装不上。。。驱动包里面的说明是支持ce6的,网上搜了一下似乎也有人用成功过。。。 谁用 ......
zhiying 嵌入式系统
EEWORLD大学堂----测试和测量中的放大器设计
测试和测量中的放大器设计:https://training.eeworld.com.cn/course/5700...
hi5 测试/测量
arm选型
各位大虾 我现在想做一嵌入式arm开发,来实现简单的路由项目,现对于arm的选型,伤透脑筋,各位大大位,有什么好的建议,以供小弟参考啊,,在线急等,,谢谢谢谢。。。。。。。。。...
1984dlq ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 874  667  783  1449  866  55  43  40  21  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved