电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571FDA000113DGR

产品描述OSC VCXO 311.0400MHZ LVDS SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571FDA000113DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571FDA000113DGR - - 点击查看 点击购买

571FDA000113DGR概述

OSC VCXO 311.0400MHZ LVDS SMD

571FDA000113DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率1417.5 MHz
最小工作频率10 MHz
标称工作频率1417.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源2.5 V
认证状态Not Qualified
最大压摆率108 mA
标称供电电压2.5 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
帮忙看个语法错误
下面是一个异步清零的同步计数器的程序,错误在程序中标出了 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY counter IS PORT(areset, enabl ......
540227699 嵌入式系统
提供S5PC100开发板 及相关产品定制
提供S5PC100开发板 及相关产品定制 S5PC100开发板 采用Samsung S5PC100 ,其core为 ARMcortex A8 iPhone 3G中采用的就是S5PC100,只是Mark不同. S5PC100集多种功能于一身,可用于平板电脑.车载 ......
colin.yao 嵌入式系统
LPC54100——week1_supermiao_环境搭建及hello_LED
Week 1 意外的HELLO WORLD 2015.2.25 节前收到了开发板,首先配置好开发环境。 先配置LPC54102的下载环境。 lpc_driver_setup.exe和lct_installer_1.exe分别安装,链接:http://www.lpcware ......
supermiao123 NXP MCU
求助!!!
Cadence16.5如何安装?...
看客 PCB设计
lpcopen_2_14_1_keil_iar_lpcxpresso_54102 KEIL工程的问题
本帖最后由 xueshawu 于 2018-3-11 11:13 编辑 最近需要使用到NXP的LPC54102J512; 在NXP官网上下载了lpcopen_2_14_1_keil_iar_lpcxpresso_54102库; 工程中包含了 KEIL IAR两种工程文件,I ......
xueshawu NXP MCU
IAR4.42AForSTM32的危险Bug!
在试验SDIO代码的时候发现了一个明显的运算错误:测试环境:2GSD卡,STM32IARAssemblerforARM4.42A(4.42.1.501)编译优化:none代码:SDIO的SD_ErrorSD_GetCardInfo(SD_CardInfo*cardinfo) ......
sealfox stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 458  581  1392  606  2340  3  46  18  21  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved