电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BFA000166DGR

产品描述OSC VCXO 622.0800MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BFA000166DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BFA000166DGR - - 点击查看 点击购买

571BFA000166DGR概述

OSC VCXO 622.0800MHZ LVDS SMD

571BFA000166DGR规格参数

参数名称属性值
类型VCXO
频率622.08MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
绝对牵引范围(APR)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
电路图
本帖最后由 paulhyde 于 2014-9-15 03:16 编辑 这是用NRF905和51单片机设计的无线射频收发电路设计,求指点内部电路和整体电路的解释 ...
shx1217 电子竞赛
DM648二次boot问题
碰到的问题和这个帖子有点类似。https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=437457&highlight=%C7%EB%BD%CCTMS320VC5509A%B6%FE%B4%CEBoot%CE%CA%CC%E2 自己按照DM648评估 ......
saintstar DSP 与 ARM 处理器
PCB设计中关于接地方面的经典处理方法
模拟地/数字地以及模拟电源/数字电源只不过是相对的概念。提出这些概念的主要原因是数字电路对模拟电路的干扰已经到了不能容忍的地步。 目前的标准处理办法如下: 1. 地线从整流滤波后就 ......
ohahaha PCB设计
紧急,求帮忙,Error: CSTACK is too long
最近接手一个MSP430的项目,我把板子连上,用IAR跑了程序,错误如下: Error: Segment CSTACK (size: 0x1000 align: 0x1) is too long for segment definition. At least 0xc9c more bytes need ......
guangchaoji 微控制器 MCU
TI电源管理实验套件升压实验手册
本帖最后由 qwqwqw2088 于 2020-2-25 08:29 编辑 TI 电源管理实验套件 TI-PMLK LDO 实验板的 经济高效型测试方法 (Rev. A) 460495460496460497460498460499460500460501 TI 电源管 ......
qwqwqw2088 模拟与混合信号
win7 AVR studio6 atmega16a的程序代码
站内的哥哥姐姐,你们那里有用过的win7 AVR studio6 atmega16a的程序吗?流水灯也好,数码管也好什么都好,只要是win7 AVR studio6 atmega16a环境下用的,我都想要,行吗姐姐,我的邮箱是wban ......
wbangmsli Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2113  104  385  1792  1849  11  9  21  17  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved