电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511BBB250M000AAG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511BBB250M000AAG在线购买

供应商 器件名称 价格 最低购买 库存  
511BBB250M000AAG - - 点击查看 点击购买

511BBB250M000AAG概述

SINGLE FREQUENCY XO, OE PIN 1

511BBB250M000AAG规格参数

参数名称属性值
类型XO(标准)
频率250MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
ADI新发布了Blackfin 50X系列DSP
ADI新推出的一系列定点DSP处理,504、504F和506系列。 我们先来看一看他们的性能比较: 35247 35248 实际上,50X系列打出的口号就是高性价比,我们可以看到,该款产品的主频高(40 ......
凯哥 DSP 与 ARM 处理器
想找一份ov7670的RGB565初始化代码
目前摄像头能显示,可是总是灰白图,那个手册说的太扯了,对不上, 那位兄台做过初始化为RGB565 的代码,就初始寄存器的配置就行,谢谢。 ...
huo_hu 单片机
为什么我在网站下载芯片资料都是EXE格式的?
为什么我在贵网站下载芯片资料都是EXE格式的?...
yixing2003 为我们提建议&公告
如何权衡BGA信号定义和连接器信号定义冲突
我们知道BGA信号定义和连接器信号定义有时会有冲突,比如BGA侧的出线和连接器的出线,无法同时做到理想的TX、RX分层,总有一侧是有过孔的串扰影响,那么我们该如何权衡呢? ...
ohahaha PCB设计
FLASH BLOCK_STATUS_RESERVED 在哪里标记
各位大哥: 我在查看 6410 的 EBOOT 里面都找不到 FLASH BLOCK_STATUS_RESERVED 这些标记在哪里标记 请各位指点一二~! 谢谢...
pheonix170 嵌入式系统
参加国赛需要准备些什么呀?
国赛就要开始啦!要准备些什么呀?你们打算带些什么去参加国赛呀?:)...
云南白药123 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2379  1642  852  2375  662  52  35  3  5  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved