电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AK122M880DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AK122M880DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AK122M880DGR - - 点击查看 点击购买

550AK122M880DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AK122M880DGR规格参数

参数名称属性值
类型VCXO
频率122.88MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±100ppm
绝对牵引范围(APR)±295ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
多节 36-48V 电池管理系统参考设计
本帖最后由 qwqwqw2088 于 2019-12-4 08:29 编辑 所介绍的是TI设计为基于12到15节锂离子或磷酸铁锂的电池提供监视,平衡,初级保护和计量。 448254 该板旨在安装在工业系统的外 ......
qwqwqw2088 模拟与混合信号
2010年英特尔杯大学生电子设计竞赛嵌入式系统专题邀请赛实施细则
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 一、参赛学生的培训与报名 1、本次专题邀请赛的时间从2010年3月18日开始,到6月30日结束,评审工作在7月底完成,参加本次专题竞赛的学生,在竞 ......
open82977352 电子竞赛
超声测距调试中遇到的2个问题,求指导。
我用的是网上典型的89C52单片机控制+74LS04驱动发射+CX20106接收的电路。焊接都没有问题,而且测距也能实现。但是一般最大能到5M,我只能测到2.2M现在有2个问题: 1.可能是驱动能力不够,那 ......
立志成为EEer 51单片机
基于Z7010的EBAZ4205矿板改造
本帖最后由 chenzhufly 于 2019-6-11 00:32 编辑 主要改造了电源,增加了串口,和JTAG,方便调试,至于SD卡,暂时没有打算加上 416890 416889 背面这个二极管的位置需要短接,板 ......
chenzhufly FPGA/CPLD
讨论移植51程序到430上时需要注意那些问题
#define DS1302_IN P2IN #define DS1302_OUT P2OUT #define DS1302_RST BIT1 #define DS1302_SCLK BIT0 #define DS1302_SDI BIT2 //定义MSP320的端口 #define DS1302_RST_LO DS1302_OU ......
fish001 微控制器 MCU
FPGA 设计经验教训
做FPGA设计的工作也有一段时间了,有过问题迎刃而解的快乐,也有过苦苦寻求结果和答案的痛苦历程.现在就把我个人曾经在项目中经常遇到的问题和犯的错误总结一下.希望对大家有启示和帮助: 1)FPG ......
loca FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2162  1211  1695  2455  2393  25  23  55  26  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved