电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AA40M0000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AA40M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AA40M0000DGR - - 点击查看 点击购买

550AA40M0000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AA40M0000DGR规格参数

参数名称属性值
类型VCXO
频率40MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±100ppm
绝对牵引范围(APR)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
PWM+RC电路分析
设计PWM波RC滤波电路时,应根据响应时间要求,确定时间常数,并且使RC时间常数远大于PWM周期。RC充放电时间常数应尽量相等。此外还应根据电压精度要求确定RC参数。 429150 输出电压 = PWM电 ......
fish001 模拟与混合信号
Linux设备驱动之input子系统
作者:武汉华嵌嵌入式培训中心 讲师 李家凯 对于输入类设备如键盘、鼠标、触摸屏之类的Linux驱动,内核提供input子系统,使得这类设备的处理变得非常便捷。总体上来讲,input子系统 ......
武汉linux Linux开发
CC2530中ADC的使用
请教一个问题,CC2530的ADC怎么用啊。比如我要接一个MQ-5煤气传感器(输出的是模拟信号),要接在哪个管脚,刚开始接触这些东西,不懂,请教大家! 谢谢!!谢谢!...
逗你玩1230 无线连接
讨论FPGA访问异步时钟源的接口方法
FPGA程序经常在设计中访问异步时序接口,怎样有效可靠访问,具体有哪些实现方法?...
eeleader FPGA/CPLD
夏普LCD:lq071y1dh01
大家好,小弟现在要做夏普液晶 lq071y1dh01 wince下的驱动,但是我找不到lq071y1dh01的相关资料,哪位大哥有的麻烦发我一个,email:lssnh@126.com,qq:280403338。或者有驱动程序最好。万分感谢...
xianghonghe 嵌入式系统
s3c2440 高手进
安S3C2440的用户手册配置了UART口,然后直接写一个数据到Trancmit Buffer, 期待的结果是在终端里打印一个#,但是事与愿违。请高人指教。这块处理器的AFC(auto flow control)是干什么的? ......
xxqqxxqq2211523 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 968  202  1811  1063  1137  31  37  51  20  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved