电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

599BHA000282DG

产品描述OSC VCXO 10.0000MHZ LVDS SMD
产品类别无源元件   
文件大小550KB,共27页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

599BHA000282DG在线购买

供应商 器件名称 价格 最低购买 库存  
599BHA000282DG - - 点击查看 点击购买

599BHA000282DG概述

OSC VCXO 10.0000MHZ LVDS SMD

599BHA000282DG规格参数

参数名称属性值
类型VCXO
频率10MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±15ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 21.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.1 6/18
Copyright © 2018 by Silicon Laboratories
Si598/Si599
公司居然可以上论坛发帖子。。。
:D :D :D :D :D 公司屏蔽了那么多网站,哈哈,唯独电子工程世界的论坛么有啊,还可以发帖,赞!!!!...
yujiyuan1984 工作这点儿事
工作之余遐想
分享经济是未来的主导,知识的共享产生价值。大学生时间充足,可以共享时间。怎么联系起来组合一个生态圈呢? ...
zxbzxb1227 工作这点儿事
NIOS II + LWIP 遇到问题,困扰我好几天了,请大家给我指点下电路有什么问题
NIOS II +LWIP出了问题,好几天了,求解答小弟最近开发stratix ii 的 以太网卡lan91c111 和pc机通信,遇到了问题 给reset加的vcc 就出下面这个问题 Using cable "USB-Blaster ", device 1, in ......
select 嵌入式系统
开关电源与保护电路,共享!!
开关电源与保护电路,共享!!...
wangqingtao 电源技术
诚聘嵌入式软件工程师
猎头职位【杭州】 岗位职责: 1.软件功能需求分析,根据产品需求设计软件系统方案并编码实现; 2.与嵌入式硬件工程师协作,共同实现系统方案; 3.编写设备端软件相关技术文档与产品资料; ......
ff318421749 求职招聘
uc/gui显示的RTC时间重叠,ARM下次显示结果和覆盖上次显示结果。
一切其它都正常。ADS编译能通过,AXD也能仿真。程序是按一个测试过的正常程序裁剪的。 问题是:例如,在(x,y)点显示second=20,等second加1计数时下一个数21和上一次显示结果20周时出显示 ......
audio11 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2260  2319  703  2368  2907  46  47  15  48  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved