电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510JBB-BBAG

产品描述OSC PROG LVDS 1.8V 25PPM EN/DS
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

510JBB-BBAG概述

OSC PROG LVDS 1.8V 25PPM EN/DS

510JBB-BBAG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围125MHz ~ 169.999MHz
功能启用/禁用
输出LVDS
电压 - 电源1.8V
频率稳定度±25ppm
频率稳定性(总体)±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
从事FPGA方向的都有什么分类??
从事FPGA方向的都有什么分类??...
wpaizsw FPGA/CPLD
linux驱动中probe和disconnect函数会发生竞争吗?
在linux驱动编写中,各函数代表不同的进程运行,如open,read等函数由用户进程调用,代表用户进程运行,而probe和disconnect函数由内核态进程调用。这些不同的进程在发生切换时会产生竞争,请问p ......
wangjie Linux开发
430c程序合集
本帖最后由 paulhyde 于 2014-9-15 09:11 编辑 430c程序合集 ...
shifanno1 电子竞赛
C8051F元件清单——方便自购元件朋友
51399 51400 51401...
drjloveyou DIY/开源硬件专区
程序实现网卡桥接
编写了一个虚拟网卡的驱动程序,想通过物理网卡将虚拟网卡的数据多播出去,手动设置双网卡的桥接能达到这样的效果,我想请问的是如何能在驱动程序里实现虚拟网卡和物理网卡的桥接?XP系统。 ......
dqhhqd12 嵌入式系统
小白在做利用1602液晶屏实时显示DS12C887温度芯片温度,对寄存器声明有些问题
小白在用天祥电子的新概念51单片机C语言教程; 在看使用DS12C887时钟芯片设计高精度始终这一节时,对寄存器声明(应该是这个叫法吧,小白还不太知道专业语言怎么说。。。)有一些问题。 最初 ......
Illxy 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2387  2026  2669  1917  1940  9  31  45  34  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved