电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570JCC000159DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570JCC000159DG在线购买

供应商 器件名称 价格 最低购买 库存  
570JCC000159DG - - 点击查看 点击购买

570JCC000159DG概述

ANY, I2C PROGRAMMABLE XO

570JCC000159DG规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源1.71 V ~ 1.89 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
免费样片体验:EEworld邀你一起玩转TI 运放新秀-OPA388(已颁奖)
>>颁奖: 免费样片体验:EEworld邀你一起玩转TI 运放新秀-OPA388 >>优秀测评:颁奖:TI OPA388 测评优秀文章颁奖! 感谢 @nmg 的一帖:>> TI模拟新秀/荐品来了:DACs+数字隔离器+放 ......
EEWORLD社区 模拟与混合信号
青越峰轻松畅游绘制原理图库
1.语言可以直接 edit > change 2.原理图库简单直接的建立ctrl+N, 3.原理图库器件编辑的整体局部移动的快捷,快捷工具栏Select object inside aera > 右键 Move 后确认即可,勿需再次撤销选择 ......
tsingyue PCB设计
常见数值类型及表示方法
日常生活中我们经常使用的数是十进制的,如我们拿的3000元工资,市场1.5 元/斤的菜价等.之所以称其为十进制,是因为这类数是逢十进一的。除了十进制计数以外,还有许多其他进制的计数方法。 ......
一世轮回 测试/测量
用寄存器写延时8MS程序
应用89C51,晶振12M 写延时8MS程序 4000=0FA0H 超出一个8位寄存器所能容纳的范围,所以使用两个寄存器R4、R3分别存放高字节0FH与低字节A0H,但在中断服务子程序中.当R4、R3=0101H,再减1, 则R4、 ......
stephenliu 嵌入式系统
最近在学用IAR和proteus仿真arm7
最近在学用IAR和proteus仿真arm7,自己搞不来啊,以前仿真51的时候都行,现在仿真arm7时,选择联调会报错,谁有proteus仿真过arm7的经验。交流交流...
laidawang ARM技术
打算用Cyclone IV做一块 Mobile DDR 的开发板,但不知道是否支持Mobile DDR?
本人想用ALTERA Cyclone IV的EP4CE55F23做一块开发板,手头上有一4G bit nand flash+4G bit LPDDR1的MCP芯片,不知道Cyclone IV能不能支持这种Mobile DDR。或者有没有相应的IP核?特发此贴请前 ......
kenvy FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 343  794  1812  312  2056  34  49  38  52  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved