电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532AC000644DG

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532AC000644DG在线购买

供应商 器件名称 价格 最低购买 库存  
532AC000644DG - - 点击查看 点击购买

532AC000644DG概述

DUAL FREQUENCY XO, OE PIN 2

532AC000644DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1161.1328MHz
频率 - 输出 2174.7031MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
请教两个诡异的问题
问题一: 我自己做了一块2410的底板,核心板是买的。 我在底板上将缓冲芯片74245的一边接在了核心板的数据线(md0-md7)上,另一边接在了存储器芯片上。就是说核心板的数据线作为输入使用的。 ......
junweisteven 嵌入式系统
管理员,我降级了吗?
好久不登录了,一回来好多消息提醒,点开一个,大吃一惊,这是降级了吗?一年前就是中级级别了,怎么现在降为初级了? 445146 ...
suoma 聊聊、笑笑、闹闹
计算机程序设计艺术
计算机程序设计艺术 谈谈我自己读这套书的心得。抛砖引玉。        首先要清楚这套书的定位:它是古典的算法分析的工具书。        1.古典(classic)体现 ......
tiankai001 下载中心专版
求助,我写的一个MSP430的键盘程序,但是总是显示很诡异的东西
本帖最后由 paulhyde 于 2014-9-15 08:58 编辑 /*源代码如下*/ #include #include "Keypad.h" #include "cry1602.h" typedef unsigned char uchar; typedef unsigned int uint; uchar ......
llyxx 电子竞赛
国内生产光耦厂家
国内有哪些主要生产光耦的厂家?求推荐。求介绍 ...
xy598646744 综合技术交流
竞赛设计报告标准格式
报告在竞赛中有很重要的作用,不知谁有报告的标准格式或者范文之类的,希望分享一下,thank you! ...
蕾蛋蛋 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2664  324  362  861  1957  18  26  30  50  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved