电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511JBB-AAAG

产品描述OSC PROG LVDS 1.8V 25PPM EN/DS
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

511JBB-AAAG概述

OSC PROG LVDS 1.8V 25PPM EN/DS

511JBB-AAAG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围100kHz ~ 124.999MHz
功能启用/禁用
输出LVDS
电压 - 电源1.8V
频率稳定度±25ppm
频率稳定性(总体)±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
关于vxworks下的信号量问题????
在程序中一般使用semTake(sem,WAIT_FOREVER)函数来实现信号量的等待,我想问的是:除了semGive函数释放信号量外 还有哪些因素导致sem信号量被释放(不修改该信号量的内存地址)? 我之所以这 ......
icyshuai 实时操作系统RTOS
有奖下载Intel最新白皮书《软件定义的联网和电信云端 分阶段实施方法 》(已颁奖)
颁奖链接:>>下载Intel白皮书《软件定义的联网和电信云端 分阶段实施方法 》赢好礼颁奖礼 :) 下载Intel最新白皮书——《软件定义的联网和电信云端 分阶段实施方法 》,我们将会从参与活 ......
EEWORLD社区 无线连接
【内涵图】普通地铁站 vs 中关村地铁站
134857...
wangfuchong 聊聊、笑笑、闹闹
转让中国知网电子期刊,《单片机与嵌入式系统应用》2011全年版,原价100元
RT,现欲5折转让,要的话联系QQ:664594228...
wyl5581306 淘e淘
网络断了为什么会影响WINCE操作系统???
情况是这样的: 我用PC104搭建了一个控制系统,使用PB定制了一个操作系统,通过网络下载操作系统和应用程序。当OS和APP导入到设备中正常运行后,如果某一时刻PC机跟设备之间的网络通讯因某种原 ......
adadad111 嵌入式系统
求助!PIC16f877产生的PWM.
产生的PWM波驱动半桥,得是互补的波形,但我只能产生两个同步只是占空比的波形,怎么能实现产生半桥互补,也就是延时半个周期的PWM波啊?...
xiaoxiaoluohen Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1025  798  1603  1378  68  34  49  57  39  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved