电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC6954IUFF-4#PBF

产品描述IC CLK BUFFER 1:3 1.4GHZ
产品类别半导体    模拟混合信号IC   
文件大小2MB,共56页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
标准
下载文档 详细参数 选型对比 全文预览

LTC6954IUFF-4#PBF概述

IC CLK BUFFER 1:3 1.4GHZ

LTC6954IUFF-4#PBF规格参数

参数名称属性值
类型扇出缓冲器(分配),除法器
电路数1
比率 - 输入:输出1:3
差分 - 输入:输出是/是
输入LVCMOS,LVDS,LVPECL
输出LVCMOS,LVDS
频率 - 最大值1.4GHz
电压 - 电源3.15 V ~ 3.45 V
工作温度-40°C ~ 105°C
安装类型表面贴装
封装/外壳36-WFQFN 裸露焊盘
供应商器件封装36-QFN(4x7)

文档预览

下载PDF文档
FeaTures
n
n
n
n
LTC6954
Low Phase Noise,
Triple Output Clock
Distribution Divider/Driver
DescripTion
The
LTC
®
6954
is a family of very low phase noise clock
distribution parts. Each part has three outputs and each
output has an individually programmable frequency
divider and delay. There are four members of the family,
differing in their output logic signal type:
LTC6954-1:
Three LVPECL outputs
LTC6954-2:
Two LVPECL and one LVDS/CMOS outputs
LTC6954-3:
One LVPECL and two LVDS/CMOS outputs
LTC6954-4:
Three LVDS/CMOS outputs
Each output is individually programmable to divide the
input frequency by any integer from 1 to 63, and to delay
each output by 0 to 63 input clock cycles. The output duty
cycle is always 50%, regardless of the divide number.
The LVDS/CMOS outputs are jumper selectable via the
OUTxSEL pins to provide either an LVDS logic output or
a CMOS logic output.
The LTC6954 also features Linear Technology’s EZSync
system for perfect clock synchronization and alignment
every time.
All device settings are controlled through an SPI-compatible
serial port.
n
n
n
n
n
n
n
Low Noise Clock Distribution: Suitable for High
Speed/High Resolution ADC Clocking
Additive Jitter < 20fs
RMS
(12kHz to 20MHz)
Additive Jitter < 85fs
RMS
(10Hz to Nyquist)
1.8GHz Maximum Input Frequency
(LTC6954-1 When DELAY = 0)
1.4GHz Maximum Input Frequency
(LTC6954-1 When DELAY > 0, LTC6954-2, -3, -4)
EZSync™ Clock Synchronization Compatible
Three Independent, Low Noise Outputs
Four Output Combinations Available
Three Independent Programmable Dividers Covering
All Integers From 1 to 63
Three Independent Programmable Delays Covering
All Integers From 0 to 63
–40°C to 105°C Junction Temperature Range
applicaTions
n
n
Clocking High Speed, High Resolution ADCs, DACs
and Data Acquisition Systems
Low Jitter Clock Distribution
L,
LT, LTC, LTM, Linear Technology and the Linear logo are registered trademarks and EZSync
is a trademark of Linear Technology Corporation. All other trademarks are the property of their
respective owners. Protected by U.S. Patents, including 8319551, 8819472.
Typical applicaTion
0.1µF
UP TO 1.4GHz
49.9
49.9
SYNC
OUT0SEL
3.3V
OUT1SEL
OUT2SEL
SDO
SPI
SERIAL
PORT
SDI
SCLK
CS
GND
SERIAL
PORT
AND
DIGITAL
SYNC
CONTROL
IN
+
IN
49.9
DELAY
0 TO 63
DELAY
0 TO 63
DELAY
0 TO 63
DIVIDE
1 TO 63
DIVIDE
1 TO 63
DIVIDE
1 TO 63
V
+
LTC6954-3
LVPECL OUTPUT
FREQUENCY
UP TO 1.8GHz
LVDS OUTPUT
FREQUENCY
UP TO 1.4GHz
CMOS OUTPUT
FREQUENCY
UP TO 250MHz
3.3V
Additive Phase Noise vs Offset Frequency,
f
IN
= 622.08MHz, Mx[5:0] = 4,
f
OUTx
= 155.52MHz
–120
ADDITIVE PHASE NOISE (dBc/Hz)
–130
–140
–150
–160
–170
–180
6954 TA01a
OUT0
+
OUT0
OUT1
+
OUT1
OUT2
+
OUT2
10
100
1k
10k 100k
1M
OFFSET FREQUENCY (Hz)
10M
6954 TA01b
6954f
For more information
www.linear.com/LTC6954
1

LTC6954IUFF-4#PBF相似产品对比

LTC6954IUFF-4#PBF LTC6954IUFF-1#TRPBF LTC6954IUFF-2#PBF LTC6954IUFF-1#PBF LTC6954IUFF-2#TRPBF LTC6954IUFF-3#TRPBF LTC6954IUFF-4#TRPBF LTC6954IUFF-3#PBF
描述 IC CLK BUFFER 1:3 1.4GHZ IC CLK BUFFER 1:3 1.8GHZ IC CLK BUFFER 1:3 1.4GHZ IC CLK BUFFER 1:3 1.8GHZ IC CLK BUFFER 1:3 1.4GHZ IC CLK BUFFER 1:3 1.4GHZ IC CLK BUFFER 1:3 1.4GHZ IC CLK BUFFER 1:3 1.4GHZ
类型 扇出缓冲器(分配),除法器 扇出缓冲器(分配),除法器 扇出缓冲器(分配),除法器 扇出缓冲器(分配),除法器 扇出缓冲器(分配),除法器 扇出缓冲器(分配),除法器 扇出缓冲器(分配),除法器 -
电路数 1 1 1 1 1 1 1 -
比率 - 输入:输出 1:3 1:3 1:3 1:3 1:3 1:3 1:3 -
差分 - 输入:输出 是/是 是/是 是/是 是/是 是/是 是/是 是/是 -
输入 LVCMOS,LVDS,LVPECL LVCMOS,LVDS,LVPECL LVCMOS,LVDS,LVPECL LVCMOS,LVDS,LVPECL LVCMOS,LVDS,LVPECL LVCMOS,LVDS,LVPECL LVCMOS,LVDS,LVPECL -
输出 LVCMOS,LVDS LVPECL LVCMOS,LVDS,LVPECL LVPECL LVCMOS,LVDS,LVPECL LVCMOS,LVDS,LVPECL LVCMOS,LVDS -
频率 - 最大值 1.4GHz 1.8GHz 1.4GHz 1.8GHz 1.4GHz 1.4GHz 1.4GHz -
电压 - 电源 3.15 V ~ 3.45 V 3.15 V ~ 3.45 V 3.15 V ~ 3.45 V 3.15 V ~ 3.45 V 3.15 V ~ 3.45 V 3.15 V ~ 3.45 V 3.15 V ~ 3.45 V -
工作温度 -40°C ~ 105°C -40°C ~ 105°C -40°C ~ 105°C -40°C ~ 105°C -40°C ~ 105°C -40°C ~ 105°C -40°C ~ 105°C -
安装类型 表面贴装 表面贴装 表面贴装 表面贴装 表面贴装 表面贴装 表面贴装 -
封装/外壳 36-WFQFN 裸露焊盘 36-WFQFN 裸露焊盘 36-WFQFN 裸露焊盘 36-WFQFN 裸露焊盘 36-WFQFN 裸露焊盘 36-WFQFN 裸露焊盘 36-WFQFN 裸露焊盘 -
供应商器件封装 36-QFN(4x7) 36-QFN(4x7) 36-QFN(4x7) 36-QFN(4x7) 36-QFN(4x7) 36-QFN(4x7) 36-QFN(4x7) -
【资料】 分享一本模电的资料
网上找到的,,感觉还不错,跟大家分享一下。。。。{:1_144:}{:1_144:}{:1_144:} 213174 213173 ...
574433742 模拟电子
应用技巧/基于单片机的实时传真信息监测系统
一种基于单片机的传真信息实时监测系统设计方案。介绍三类传真通信的基本原理和规程、调制解调器的选择和运用以及具体的监测流程等。单片机对传真机的收发信息进行实时监测,并将监测到的信息存 ......
rain 单片机
香帮主:STM32的ISP自编软件里搞个洋妞不违法吧~~~
请教~~~正在编写过程中~~~...
doooob stm32/stm8
请问大神AO3401这个要怎么控制
请问大神AO3401这个要怎么控制 ...
zhangdanfeng PCB设计
Keil开发过程使用malloc申请动态内存问题
在STM32F429上面运行FreeRTOS,在软件模块整合的过程中,发现多次malloc()后出现返回NULL的情形,开发板单独跑这一部分代码没有问题。感觉应该是Heap空间大小的问题,在网上寻找答案,发现提供 ......
liutogo stm32/stm8
s3c2410开发板telnet不能访问到的问题
我的arm9开发板开通了telnet,pc下的linux也开通了telnet,pc的IP地址设为192.168.1.13,开发板IP地址设为192.168.1.33,我用交叉网线连接pc机的网口和开发板的网口,在linux的minicom下面启动 ......
susion 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1927  2479  1069  1914  2382  44  24  53  20  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved