电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595MD161M575DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595MD161M575DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595MD161M575DGR - - 点击查看 点击购买

595MD161M575DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595MD161M575DGR规格参数

参数名称属性值
类型VCXO
频率161.575MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)135mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
关于modelsim后仿真
我再modelsim后仿真的时候出现论坛上同一个帖子的错误,请教高手帮忙啊? # Loading instances from F:/QIIpractice/count4_simulation/count4_v.sdo# ** Error: (vsim-SDF-3250) count4_v.sdo ......
771235870 FPGA/CPLD
4轴运动控制卡全套技术转让
运动控制卡性能特点: 1、性能参数 *MC—4IPS的每轴通过跳线可选择为MC—4IPE或MC—4IPN方式 *4轴伺服周期200us *脉冲光电隔离输出,输出频率范围0.1Hz~1MHz *4路4倍频光电编码器输入,输 ......
hefeng522 DSP 与 ARM 处理器
四层PCB学习-RT5350无线路由PCB设计(1)初步检查原理图、更新PCB。多图超详细。
拿到原理图首先进行的是原理图检查,论坛的工程文件应该做过人为修改吧,顺便把发现的错误也改了过来,最后更新到PCB。还有看原理图的页码数也是不全的,只是一部分。 1.设置原理图检查规则 ......
mcu200689 PCB设计
EDGE浏览器终于换内核了
本帖最后由 dcexpert 于 2019-4-20 10:38 编辑 微软的EDGE浏览器也换成开源的chrome内核,用起来和大部分的chrome内核浏览器差不多。大家觉得EDGE浏览器还有可能成功吗? 410369 开 ......
dcexpert DIY/开源硬件专区
求助 ! 请教ARM9开发中数据存储的问题 !
之前我基于PC机开发了一套在Linux系统下运行的自助终端系统, 数据库用的是mysql, 由于有大容量的硬盘,根本不用操心数据存储的问题。 现在我想把程序移植到ARM9的板子上,选用了嵌入式 ......
zhulinfeng6789 ARM技术
关于ARM和嵌入式系统方向
本公司为相对论科技有限公司,拥有强大的开发团队和雄厚的经济实力。现从事ARM系列开发板研发,承揽自动化控制,数据采集、传输、处理、显示等应用工程开发项目及各种嵌入式系统工程的研发项目 ......
相对论 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1305  1499  2232  359  1331  56  10  22  20  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved