电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BA625M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590BA625M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590BA625M000DGR - - 点击查看 点击购买

590BA625M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590BA625M000DGR规格参数

参数名称属性值
类型XO(标准)
频率625MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
以电池供电PWM应用为目标的FET偏置方法
核心器件: TPA2010 D类音频放大器等很多PWM(脉宽调制)应用都需要对称的驱动电路。图1中的CMOS对由互补的 N沟道和P沟道 FET器件组成,连接了栅极和源极,提供了通向正电源或负电源的低阻抗路径 ......
zbz0529 电源技术
请各位前辈指导一下
我是是个新手编的程序不能生成out文件,请各位前辈指导一下...
314gao DSP 与 ARM 处理器
在MDK中在ram调试的方法(已经验证)
用MDK在ram中调试的方法。 相关链接:https://bbs.eeworld.com.cn/upfiles/img/200712/20071220174455798.pdf...
huifei stm32/stm8
设备突然掉电
本人最近做的一个手机项目,charger芯片用的是SMB高通的,在电池充满电的时候,插着充电线,整夜跑测试会出现突然掉电!已经排除软件挂的原因了,掉电之前的log一切正常,突然就什么也没有了。 ......
thunderbj 电源技术
求助,wince6.0编译错误
装的OS是WINCE6.0+SP2,并且安装了更新的包。在WINCE6.0下通过自带BSP编译OS,总是编译错误,build.log 文件输出: EDITBIN : fatal error LNK1104: cannot open file 'D:\WINCE600\OSDesig ......
yyyjjj 嵌入式系统
修理识图方法和注意事项
修理识图是指在修理过程中对电路图的分析,这一识图与学习电路工作原理时的识图有很大的不同,是围绕着修理进行的电路故障分析。   1.修理识图项目   修理识图主要有以下四部分内 ......
lhy FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 203  1269  2687  2562  2320  5  26  55  52  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved