电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB33M8800DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531AB33M8800DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531AB33M8800DGR - - 点击查看 点击购买

531AB33M8800DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531AB33M8800DGR规格参数

参数名称属性值
类型XO(标准)
频率33.88MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
关于f2812 ADCINT_ISR中断实际那问题
调试遇到一个问题,关于dsp的ADCINT_ISR,进行断点调试时用时钟查看时间,进入dsp的ADCINT_ISR中断的时间一会30000个时钟周期,一会22000个时钟周期,各位大神,怎么回事啊?本人菜鸟,求助,想 ......
zqshan 微控制器 MCU
国产M0芯片移植FreeRTOS笔记一
本帖最后由 LONGSHEN1 于 2020-9-10 17:14 编辑 笔者趁着闲暇将FreeRTOS移植到一个国产MCU上,FreeRTOS还是非常容易移植的,网上的参考资料也非常多,FreeRTOS 在全球嵌入式市场分析报告中一 ......
LONGSHEN1 实时操作系统RTOS
问一个关于结构体中数据对齐的问题
arm9 2440,ADS下裸机调试。 在调试的程序总遇到这样一个结构体,各个变量后边的注释是我打印的地址。 typedef struct { BOOL a; // 0x33FF576C ......
www780625 嵌入式系统
论坛功能你做主!回帖“习惯”投票啦!
最近,网友@深圳小花 为论坛提了不少建议,在此感谢小花积极热心的精神。 我们已经对论坛的部分功能进行了优化和完善,希望尽可能的满足大家的需求,提升论坛使用体验。 今天小花 ......
eric_wang 为我们提建议&公告
评估示波器的垂直噪声特性
#ad {float: left;margin-right: 10px;margin-left: 0px;} 什么是噪声,应如何测量噪声  随机噪声有时也称白噪声,它在理论上是无界的,并服从高斯分 布。无界意味着由于噪声固有的随 机性 ......
安_然 测试/测量
难忘2017-确实难忘
2017年,是难忘的一年,也是艰难的一年。 这一年1月份,我失业了,公司运营不善,倒闭了。 失业之后接下来的几个月主要是学习,9月份开始找工作,直到11月末才找到工作,一段时间是吃土喝西北 ......
lcofjp 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1120  513  2866  2848  1117  24  41  17  52  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved