电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB19M4400DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530HB19M4400DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530HB19M4400DGR - - 点击查看 点击购买

530HB19M4400DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530HB19M4400DGR规格参数

参数名称属性值
类型XO(标准)
频率19.44MHz
功能启用/禁用
输出CML
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
【MSP430超低功耗时钟】软件(部分)
/**********************************************************///MSP430高级实验开发组件 - DS1302时钟芯片//硬件连接://// MSP430 MCU DS1302//// ------------------ ------------------//// ......
cat3902982 微控制器 MCU
F2803x入门之四:程序烧写
本章DSP程序烧写是基于仿真器“XDS100V2 USB2.0”的,关于串口烧写请见于我的《串口烧写F2803X》。...
abu315 微控制器 MCU
【低功耗】Spartan-3 系列 FPGA用户指南
本用户指南为客户使用 Spartan™-3 FPGA 系列各平台(Spartan-3、Spartan-3E、Spartan-3A、Spartan-3AN 和 Spartan-3A DSP FPGA 平台)的架构功能提供指导。本文综合了各平台的技术文档, ......
dream_byxiaoyu FPGA/CPLD
看看模拟电路学得如何?
想测试模拟电路水平,请到http://group.ednchina.com/332/试试身手!入门者也可以通过该问题的思考而大有长进!...
galson 模拟电子
一个用Microchip Graphics小型GUI做的MP3播放器
277788 277789 277790 277791 277792 277787 简单介绍下硬件资源。主控是STM32103VE,字库存储于W25Q16,mp3文件从SD卡读取。 277801 ...
流年u7 stm32/stm8
有關ARM9及JTAG問題
假設要用一塊F擁有FPGA的版子,利用GPIO的方式模擬傳送JTAG指令, 透過JTAG port傳到另一塊擁有ARM9 OS的版子, 這樣是否有可能實行?...
tianweiming ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1428  2920  1233  1021  165  25  35  58  16  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved