电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530PB120M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530PB120M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530PB120M000DGR - - 点击查看 点击购买

530PB120M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530PB120M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codecompliant
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率120 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最大压摆率88 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
请教 messagebox 提示框被覆盖的原因?
如题,小弟的小程序没有使用非模式, 是两个模式的对话框。 程序启动后用dialogbox调用一个对话框, 点击其他按钮后用dialogbox调用另一个对话框, 调试时发现,正常的提示框(messagebox) ......
anyjun 嵌入式系统
saa_xc886clm
41618...
wjl689 嵌入式系统
看看下面的语句
系列语句: begin a <= 1; end begin b <= 2; end 它跟: begin a = 1; b = 2; end 和 begin a <=1; b <=2; end 那组语义相同? ......
lzp961 FPGA/CPLD
最近毕业老想着跳槽的事情
我今年七月份进的公司,然后之前也没做过什么项目, 进了公司的第一个任务就是看资料,(各种芯片的) 第二个月研究以前别人写STM32的程序, 到现在还是在看别人写的程序, 组长说把他们的 ......
乱起东城 stm32/stm8
寻找PDA开发工程师
我们一家迅速成长的高科技企业,致力于为餐饮娱乐行业提供全面信息化管理的开发及应用。公司自主研发的快易点餐饮管理系统,在界面、功能、操作、细节等各个方面都领先于国内同类产品,获得广大 ......
dsx0517 嵌入式系统
此时不崩溃,更待何时。
这个时候,相信很多人都回到家或者,在回家的路上吧。本屌却依然苦逼的在公司。根据计划,进度还差一点。准备搞一下。结果,今天,pic单片机不给力。有时下载不了,有时下载了不能运行。供电充 ......
ienglgge 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1009  1972  1505  2013  991  39  41  47  7  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved