电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GB49M1520DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530GB49M1520DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530GB49M1520DGR - - 点击查看 点击购买

530GB49M1520DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530GB49M1520DGR规格参数

参数名称属性值
类型XO(标准)
频率49.152MHz
功能启用/禁用
输出CMOS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
晒WEBENCH设计的过程+Inductive Sensing
在传感器设计界面,第一项是Inductive Sensing,有点不太确定是做什么的就设计了一款看看 165293 方案也挺多的 165290 概览如下 165291 原理图如下,看起来很像是在PCB上印制了 ......
tianshuihu 模拟与混合信号
STM32驱动直流电机
我用STM32输出一个50%占空比的PWM波,在光耦隔离的输入端波形还是对的但是输出端就不对了,求各位帮帮忙看看什么原因~跪谢!...
小冷 stm32/stm8
AlteraFPGA简介及相关技术
附件包含内容:收发器系列产品简介、40-nm收发器和时钟体系结构、采用40-nm收发器进行设计和实验、40-nm FPGA 支持的协议IP包 ,hoho~~~ ...
jyl FPGA/CPLD
15元包邮:高品质、盛思锐数字温湿度传感器SHT31(限量从速)
之前论坛搞过盛思锐这款传感器开发板的评测活动(>>点此查看),这款传感器很受大家喜欢。 543466 正好这款传感器在e络盟商城里也有销售,想要入手DIY的工程师,可以趁EEWorld和e ......
nmg 传感器
关于MSG_PEEK的问题
WINCE5.0对recv中的参数MSG_PEEK不提供支持,请问有什么方法可以实现相应的缓存读的功能啊? 谢谢了...
winnie_nie 嵌入式系统
晒一下E币买的书
早应晒一下,只不过我想把不生气给看完,所以晚晒了。 342021 342022 《不生气你就羸了》怎么看怎么象励志书,写的还可以,就是例子有的重复了。反正针对的角度不一样。 《树莓派+传 ......
ddllxxrr 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1521  489  742  1797  2863  39  40  2  34  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved